[发明专利]含有超导直流限流器的柔性直流系统直流侧主回路参数设计方法有效

专利信息
申请号: 201810652435.2 申请日: 2018-06-22
公开(公告)号: CN108829989B 公开(公告)日: 2022-04-01
发明(设计)人: 韩笑;孙建龙;李妍;黄俊辉;何大瑞;徐政;张哲任;徐雨哲 申请(专利权)人: 国网江苏电力设计咨询有限公司;国网江苏省电力有限公司经济技术研究院;国网江苏省电力有限公司;国家电网公司
主分类号: G06F30/30 分类号: G06F30/30
代理公司: 杭州天勤知识产权代理有限公司 33224 代理人: 王琛
地址: 210008 *** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种含有超导直流限流器的柔性直流系统直流侧主回路参数设计方法,包括:(1)确定短路电流峰值、避雷器支路接入时刻和最严酷工况;(2)计算平波电抗与短路电流峰值时刻的关系;(3)求解平波电抗大小;(4)求解限流电阻大小。本发明直流侧主回路参数设计方法能够填补含有超导限流器的直流主回路设计研究的空白,能为未来工程的设计起到一定的指导作用;在保证有效性的前提之下,本发明提出的基于递推法的短路电流计算公式,能够提高计算效率,避免耗时的时域仿真计算,减少直流主回路设计花费的时间。
搜索关键词: 含有 超导 直流 限流 柔性 系统 回路 参数 设计 方法
【主权项】:
1.一种含有超导直流限流器的柔性直流系统直流侧主回路参数设计方法,包括如下步骤,所述柔性直流系统中换流站依次通过超导直流限流器和混合式直流断路器连接至直流输电线路,所述超导直流限流器由平波电抗器和限流电阻串联构成,所述混合式直流断路器由正常通流支路、主断路器以及避雷器支路并联构成,所述换流站采用MMC;(1)根据系统设计要求,确定装设超导直流限流器前后系统的直流侧短路电流峰值、避雷器支路接入短路电流回路的时刻tCB、最大直流侧短路电流对应的工况;(2)基于短路电流峰值时刻判别准则计算出平波电抗器的电抗值与短路电流峰值时刻的关系曲线,进而根据短路电流峰值时刻必须晚于避雷器支路接入短路电流回路的时刻tCB的原则,从平波电抗正常取值范围内截取满足该原则的区间Λ;(3)根据装设超导直流限流器前系统的直流侧短路电流峰值在所述区间Λ内通过调节确定平波电抗器的电抗值大小;(4)根据装设超导直流限流器后系统的直流侧短路电流峰值基于递推法调节确定限流电阻的阻值大小。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国网江苏电力设计咨询有限公司;国网江苏省电力有限公司经济技术研究院;国网江苏省电力有限公司;国家电网公司,未经国网江苏电力设计咨询有限公司;国网江苏省电力有限公司经济技术研究院;国网江苏省电力有限公司;国家电网公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810652435.2/,转载请声明来源钻瓜专利网。

同类专利
  • 基于前仿真的验证电路、方法、设备及介质-202310930587.5
  • 鲁仪林;陈金霞;蒋耀丽;陈世柱;刘忠志;姜勇 - 昆腾微电子股份有限公司
  • 2023-07-27 - 2023-10-27 - G06F30/30
  • 本发明提供一种基于前仿真的验证电路,涉及芯片技术领域。该电路包括判断模块及至少一个验证子电路;各验证子电路包括依次电连接的第一触发器、延迟单元和两级同步器;各第一触发器由第一时钟域提供第一时钟,各两级同步器由第二时钟域提供第二时钟,第一时钟与第二时钟的频率或相位不同;跨时钟域信号包括至少一个跨时钟域子信号,验证子电路,用于各跨时钟域子信号依次流经对应验证子电路的第一触发器、延迟单元、两级同步器,得到同步信号;判断模块,用于所有跨时钟域子信号依次轮流插入延迟,是否均满足预设功能需求,若满足,则确定不存在异步问题,否则,则确定存在异步问题。本发明能够实现在前仿真阶段挖掘出潜在的异步问题。
  • 一种基于新型有机半导体光电材料构建光电器件的方法-202310358394.7
  • 陈少坤;郑华靖 - 海博瑞电子(江苏)有限公司
  • 2023-04-06 - 2023-10-27 - G06F30/30
  • 本发明公开了一种基于新型有机半导体光电材料构建光电器件的方法,属于半导体光电应用领域。包括以下步骤:1)构建OLED光发射和紫外光入射的光学仿真模型;2)设计合成发光‑紫外光探测的双功能有机半导体材料;3)光敏感层的界面工程和双功能机理设计;4)高性能双功能光电器件的构建实现,本发明建立一种新型的同时具有微纳结构和紫外光增透膜的复合型光学结构,采用D基团与A基团的优化搭配,和延伸分子的共轭体系的创新性的分子设计策略,从根本上解决激子发光和电荷分离竞争的问题,通过构建新型的双功能激子调控界面层,实现发光效率提高与探测性能增强并举。
  • 一种电路板文字设计方法、设计装置及终端设备-202010274978.2
  • 柳初发 - 深圳市金锐显数码科技有限公司
  • 2020-04-09 - 2023-10-27 - G06F30/30
  • 本申请适用于印刷电路板技术领域,提供了一种电路板文字设计方法、设计装置及终端设备,该方法包括:获取设计指令,根据设计指令获取第一封装文字,并将第一封装文字导入至电路板设计图,第一封装文字为不可编辑格式的文字,将第一封装文字移动至设计指令对应的位置。本申请可以解决现有的电路板文字设计方案中,封装文字容易被误修改或封装文字中的某些文字被单独移动的问题。
  • 转移Cadence系统中电路及版图设计信息的方法-202010324166.4
  • 张征;张玮;张静肖;李飞 - 苏州复鹄电子科技有限公司
  • 2020-04-22 - 2023-10-24 - G06F30/30
  • 本发明涉及一种转移Cadence系统中电路及版图设计信息的方法,在Cadence系统运行过程中,通过SKILL语言编程打开需转移的电路或版图设计的设计库显示在界面上,并从内存中逐个读取设计库中所有元器件的数据参数信息,以文本格式输出到文本文件。本发明基于界面显示的信息,不涉及软件的内部数据存储系统,输出的文本文件可被其他设计系统识别并读取恢复成电路或版图,从而实现了被其它设计系统复用,便于不同设计系统间设计信息的读取和传递。并且可从Linux计算机系统转移到任何其它操作系统下将信息重新恢复成电路或版图,可实现数据的跨操作系统、跨设计软件的转移。
  • 用于评估电子部件的方法和系统-201780021918.6
  • J·科克雷尔;T·M·麦克勒奥德 - 美国亚德诺半导体公司
  • 2017-03-30 - 2023-10-24 - G06F30/30
  • 各种示例涉及用于评估电子部件的系统和方法。服务器计算装置可为在用户计算装置上执行的用户应用程序提供评估用户界面。服务器计算装置可从用户应用程序并经由用户界面接收用于评估电子部件的指示,并访问电子部件的配置数据集。配置数据集可包括描述所述电子部件的一组参数的参数数据;描述参数集的第一参数与第一模型输入参数之间的关系的绑定数据;和描述所述电子部件的模型的模拟器数据。服务器计算装置也可以至少部分地基于配置数据集来评估电子部件。
  • 电抗器的设计方法和电抗器-202011432700.X
  • 蔡旗;王国建;黎裕文 - 深圳市英威腾电气股份有限公司
  • 2020-12-09 - 2023-10-13 - G06F30/30
  • 本发明公开一种电抗器的设计方法和电抗器,电抗器的设计方法首先确定需应用待设计电抗器的目标电路的基础参数,然后将所述基础参数以预设计算方式进行计算,以获得所述待设计电抗器在工频电流过零点的第一电感量以及所述待设计电抗器处于工频电流峰值的第二电感量。根据所述基础参数设计一具有工频过零点的电感值以及工频峰值的电感值的电抗器。若所述电抗器的工频过零点的电感值大于或等于所述第一电感量的值,且所述电抗器的工频峰值的电感值大于或等于所述第二电感量的值,则确定所述电抗器满足设计需求。上述方案解决采用高频磁材制成电抗器时设计精度不高的技术问题。
  • 一种缩减前端设计进程的芯片设计方法-202310929118.1
  • 邢潜;万波;杨灿;张翔 - 南京初芯集成电路有限公司
  • 2023-07-27 - 2023-10-10 - G06F30/30
  • 本发明公开了一种缩减前端设计进程的芯片设计方法,包括:根据实际功能需求从lib资源库中调用Block模块;所述lib资源库中预设有若干封装好的Block模块,每个Block模块通过对代码进行Block封装化实现;在软件端对调用的Block模块进行接口虚拟化,配置虚拟接口;根据芯片功能要求对所有调用的Block模块通过虚拟接口进行连接;对连接完成的芯片结构进行系统级仿真。本发明中通过将子模块的电路源码封装成库文件,在芯片设计阶段,根据Spec的需求,工程师仅把需要的功能模块从库中拉出来,便可以自动连线和自动例化,并封装成顶层文件,极大的缩减芯片前端设计的周期。
  • 一种存储器设计数据的选取装置及方法-202310629421.X
  • 任赞;曹祥荣 - 海宁奕斯伟集成电路设计有限公司;北京奕斯伟计算技术股份有限公司
  • 2023-05-30 - 2023-10-03 - G06F30/30
  • 本申请公开了一种存储器设计数据的选取装置及方法,涉及芯片制造技术领域;存储器设计数据的选取装置包括:获取模块,用于获取至少一个存储器设计数据;所述至少一个存储器设计数据是由至少一个存储器编译器基于同一性能数据编译而得;性能数据用于描述待设置于芯片的目标存储器需要具有的性能;每个存储器设计数据中均包括有形状数据;形状数据用于体现其所在的存储器设计数据设计的目标存储器的形状;选取模块,用于基于每个存储器设计数据包括的形状数据,从所述至少一个存储器设计数据选取第一存储器设计数据;第一设计数据用于设计形状符合要求的目标存储器。
  • 基于应用场景数据的智能电气设计系统-202310843550.9
  • 张淑云;陈彬;阳建帮 - 安徽斯维尔信息科技有限公司
  • 2023-07-11 - 2023-09-29 - G06F30/30
  • 本发明公开了基于应用场景数据的智能电气设计系统,本发明涉及电气设计技术领域,解决了未涉及具体设备的运行参数以及线路的具体情况,导致不能对此场景进行充分了解的问题,本发明使所构建的场景画面更加精准,通过分析不同传输路线的使用频率以及使用次数,从而确认出对应的标准值,后续,根据标准值,便可确认出不同传输路线的主要程度,其标准值过大时,代表对应传输路线的主要程度较大,标准值过小时,代表对应传输路线的主要程度较小,通过优先级标号展示的方式,进行标号确认,完成标号确认后,便可提升整个电气场景的展示效果,实现缩短电气设计的时间,加快电气设计的工作效率,并保证电气设计的合理性。
  • 一种电容隔离器的电容仿真模型及电容仿真方法-202310912493.5
  • 张楚;陈忠志;刘学;赵斌;曹开 - 成都芯进电子有限公司
  • 2023-07-24 - 2023-09-29 - G06F30/30
  • 本发明公开了一种电容隔离器的电容仿真模型及电容仿真方法,通过基于简化电容隔离器内部结构进行3D建模,并可以简单,精准,快速的评估隔离器内部各个导体结点的容值对设计可通信的隔离器内部电容结构起到关键性的作用,从而解决了现有的电容计算方法难以精准、快速评估隔离器内部各个导体结点的容值的问题,从而降低了后续的隔离器件结构和隔离芯片内部电路设计的难度以及试验成本。
  • 大规模集成电路电磁场快速求解器-202110428159.3
  • 刘民庆;万波 - 湖北九同方微电子有限公司
  • 2021-04-21 - 2023-09-19 - G06F30/30
  • 本发明涉及大规模集成电路电磁场快速求解技术领域,尤其涉及大规模集成电路电磁场快速求解器,大规模集成电路电磁场快速求解器,包括将大规模集成电路划分为子块电路和舒尔块,转储子块矩阵和舒尔矩阵。本发明中,提供了一种创新的方法,没有创建填充,内存为O(N),矩阵元素集中在矩阵对角线上,易于实现并行计算;提取大规模集成电路的R,L,C,K矩阵;全波电磁求解器提取金属表面的电流分布;全波提取大规模传输线的S参数以及集成电路中的无源元件。
  • 一种RTL级同步器仿真模型及其使用方法-202310900868.6
  • 王杰;高挺挺 - 芯思原微电子有限公司
  • 2023-07-20 - 2023-09-15 - G06F30/30
  • 本发明提供一种RTL级同步器仿真模型及其使用方法,至少包括异步采样模块、第一级触发器和第二级触发器;异步采样模块的输入端连接异步信号和第一级触发器的输出端,异步采样模块的输出端连接第一级触发器的输入端,第一级触发器的输出端连接第二级触发器的输入端,第二级触发器输出同步信号;异步采样模块的时钟端、第一级触发器的时钟端和第二级触发器的时钟端连接同步时钟信号;异步采样模块监控异步信号,用于在异步信号发生改变时产生选择信号,并根据选择信号模拟第一级触发器遇到亚稳态后对异步信号是否有采样随机丢失的行为。本发明的RTL级同步器仿真模型更加贴近真实的同步电路情况,能够帮助设计者在芯片设计早期发现跨时钟域设计的问题。
  • 一种LED阵列的等效电路模型及其参数提取方法-202311041742.4
  • 王玉皞;潘雪铭;凌子漩;陈煊邦;王正海;余礼苏 - 南昌大学;南昌大学重庆研究院
  • 2023-08-18 - 2023-09-15 - G06F30/30
  • 本发明提供一种LED阵列的等效电路模型及其参数提取方法,其阵列模型的阵列单元包括主体模型和第一外围RLC模型,通过第一外围RLC模型,将LED阵列的各LED之间的物理走线、连接布局带来的寄生影响,以及自耦和互耦效应,具体到各LED对应的主体模型外围,以该阵列单元构成阵列模型,以根据该阵列模型和提取出的参数,模拟表征LED阵列的实际性能。本发明提供的LED阵列的等效电路模型及其参数提取方法,将LED阵列中的寄生影响和耦合效应,具体到阵列模型中的各主体模型外围,提高了阵列模型对LED阵列的实际通信特性的表征准确性,提高了光源为LED阵列的可见光通信设备的通信性能的模拟分析能力,为可见光通信设备的性能优化提供了便利。
  • 信号眼图分析系统及其方法-202210200273.5
  • 赵康;陈川江;白黎 - 长鑫存储技术有限公司
  • 2022-03-02 - 2023-09-12 - G06F30/30
  • 本公开实施例涉及半导体电路设计领域,提供一种信号眼图分析系统及其方法,分析系统包括:显示结构,被配置为:接收多组信号眼图的多个第一显示信息,以及接收基于行业标准生成的标准有效区域的第二显示信息,基于第一显示信息显示所有信号眼图,以及基于第二显示信息显示标准有效区域的外沿,其中,一信号眼图与一第一显示信息对应,不同的信号眼图位于不同的图层中,且不同的信号眼图的呈现形式不同。本公开实施例至少有利于同时显示多个不同的信号眼图,以及基于显示的信号眼图直观的判定多个信号眼图的质量。
  • 一种统一电源格式代码自动生成方法、装置、设备及介质-202310636628.X
  • 唐海琪;蔡权雄;牛昕宇 - 深圳鲲云信息科技有限公司
  • 2023-05-31 - 2023-09-12 - G06F30/30
  • 本发明实施例公开了一种统一电源格式代码自动生成方法、装置、设备及介质,涉及芯片开发技术领域。方法包括:获取芯片的电源域框图,根据电源域框图确定芯片包含的电源域层次信息;根据电源域框图确定芯片的全局电源域以及独立电源域的供电端口信息以及供电电压信息;判断独立电源域是否包含开关器件和/或转换器件;若是,获取开关器件和/或转换器件的配置信息;获取独立电源域的输入输出信号配置数据,根据输入输出信号配置数据确定独立电源域的隔离器件的信号配置信息;基于上述获取的信息生成芯片的统一电源格式代码。本发明中,统一电源格式代码可自动生成,效率高,人工成本低,极大缩短芯片的研发周期,同时可避免芯片功能异常及功耗大。
  • 加权直线阵列天线的设计方法-202010305543.X
  • 潘雷;屈操 - 无锡威孚高科技集团股份有限公司
  • 2020-04-17 - 2023-09-08 - G06F30/30
  • 本发明提供一种加权直线阵列天线的设计方法,包括以下步骤:建立加权直线阵列天线模型,直线阵列天线包括多个串馈阵元,所述多个阵元左右对称;根据天线输入要求,确定各阵元的权值比,按权值比初定每个天线阵元的宽度;根据初定的各天线阵元宽度值,建立多个相应宽度的均匀直线阵列模型;单个均匀直线阵列中的阵元具有相同的宽度、相同的阵元长度、相同的阵元间馈线长度;调整各均匀直线阵列模型中的阵元长度,以满足谐振频点的要求,调整各均匀直线阵列模型中的阵元间馈线长度,以使得波束指向天线平面的法线方向;确定加权直线阵列天线模型中的参数;修正加权直线阵列天线模型中的参数。本发明具有快速高效的优点。
  • 寄生介质谐振器的设计方法、装置及电子设备-202310572779.3
  • 赵伟 - 深圳市信维通信股份有限公司
  • 2023-05-19 - 2023-09-05 - G06F30/30
  • 本发明涉及电子技术领域,具体涉及一种寄生介质谐振器的设计方法、装置及电子设备。所述寄生介质谐振器的设计方法包括:获取介质谐振器天线的场分布,以确定寄生移动范围;根据所述寄生移动范围获取影响曲线,所述影响曲线包括间距对增益的影响曲线、间距对谐振频率的影响曲线以及间距对工作带宽的影响曲线,所述间距为所述介质谐振器天线中寄生天线至馈电天线的距离;基于所述影响曲线确定目标寄生参数。通过上述方式可以合理调整寄生介质谐振器天线的位置,以实现期望的增益和阻抗带宽,实现了介质谐振器的增益、工作带宽、期望谐振频率的数字化调控,提高了寄生介质谐振器天线的可调控性和适用性。
  • 一种画布的背景网格的获取方法、装置及介质-202310686531.X
  • 于洪真;薛长青;李彦祯;刘强 - 山东云海国创云计算装备产业创新中心有限公司
  • 2023-06-09 - 2023-09-05 - G06F30/30
  • 本申请公开了一种画布的背景网格的获取方法、装置及介质,涉及电子设计自动化技术领域。该方法包括:利用fabric.js库构建目标画布并获取目标画布的尺寸;调用fabric.js库的应用程序编程接口并根据目标画布的尺寸将目标画布渲染在目标页面上;根据预先设置的背景网格的尺寸以及目标画布的尺寸确定位于目标页面上的目标画布的背景网格。该方法中,由于fabric.js库中包含用于构建画布的编码数据,且fabric.js库预先存储在用于构建目标画布的平台的数据库中,因此,可以直接通过fabric.js库获取到画布,进而得到画布的背景网格,使得创建背景网格的方式较为简单,提高了获取背景网格的效率。
  • 仿真方法及相关设备-202210164133.7
  • 李君;郭良帅;李懋坤;樊玉伟 - 华为技术有限公司;清华大学
  • 2022-02-22 - 2023-09-01 - G06F30/30
  • 本申请实施例提供一种仿真方法及相关设备,应用于通信领域。该仿真方法中,先对仿真对象进行尺度划分,得到O个集合,再基于至少两种电磁仿真算法对该O个集合中的对象进行电磁仿真处理,得到每个对象的第一感应参数;最后,根据M个对象的第一感应参数得到第一对象的第二感应参数。通过精细化对象尺度划分,对仿真场景中的对象采用至少两种电磁仿真算法进行电磁仿真处理,以及考虑不同对象之间的互耦效应而实现场景仿真,可以有效保障仿真场景的仿真精度。
  • 一种存内计算外围电路流水线设计系统-202310653999.9
  • 杨越;燕博南;范安骏逸 - 北京苹芯科技有限公司
  • 2023-06-05 - 2023-08-29 - G06F30/30
  • 本发明提供一种存内计算外围电路流水线设计系统,涉及人工智能运算技术领域。该存内计算外围电路流水线设计系统,包括电路运算系统,所述外围运算电路通过数据传输技术均与存内计算电路一、存内计算电路二以及多个存内计算电路N相连,所述存内计算电路一、存内计算电路二以及多个存内计算电路N内均设置有计算单元,所述外围运算电路对存内计算电路一、存内计算电路二以及多个存内计算电路N形成的运算结果进行汇总运算,并输出结果。通过改变存内计算电路设计的连接方式,利用多个存内计算电路共享一个外围运算电路的设计,不仅有效节省了电路设计的面积成本、降低存内计算电路与外围运算电路的数据计算功耗,还提升了存内计算的运算效率。
  • 基于大数据采集的芯片信息生成方法、装置及计算机设备-202010128848.8
  • 沈松乾;任福平;何云飞 - 深圳市赤狐软件技术有限公司
  • 2020-02-28 - 2023-08-29 - G06F30/30
  • 本发明公开了基于大数据采集的芯片信息生成方法、装置、计算机设备及存储介质。该方法包括若当前系统时间与上一数据采集时间之差等于数据采集周期,从第一目标网站集合中获取新增的更新芯片数据集;获取已存储的历史芯片数据集;根据更新芯片数据集中每一条芯片数据对应的芯片详细信息和芯片描述信息,生成对应的芯片设计方案信息,以组成当前更新后芯片数据集,并由其和历史芯片数据集组成当前芯片数据集;若检测到芯片检索关键词,在当前芯片数据集中获取对应的芯片检索结果集,以发送至用户端。该方法实现了在本地快速的根据关键词获取辅助芯片设计过程所需的数据,无需在互联网上人工查询参考设计方案,提高了数据获取效率。
  • 一种提高量子计算效率的电路设计方法和系统-202110247207.9
  • 王平;刘立燕 - 深圳大学
  • 2021-03-05 - 2023-08-25 - G06F30/30
  • 本发明提供一种提高量子计算效率的电路设计方法,包括以下步骤:S1:将输入的n比特划分为两部分x1和x2;S2:对x1部分转化为量子叠加态并初始化;S3:利用Hadamard矩阵对初始化的x1部分进行映射;S4:对步骤S3的结果重复进行Grover迭代若干次;S5:在测量之前先对步骤S4的结果运行Hadamard矩阵;S6:对步骤S5的结果进行测量,若结果为非0,返回有解并终止;如果结果不为非0,且x1小于阈值,则对x1的量子叠加态进行更新,返回步骤S4;S7:返回无解并终止。本发明将原来的困难问题拆分为多个子问题来处理,避免了构建一个大规模的量子电路来解决困难问题,和之前的Grover算法相比,本发明改进的算法的查询复杂度将不再等于电路复杂度,电路复杂度可有原来的O(2n/2)降为O(2n/3)。
  • 一种用于轴向磁通电机的磁场解析分析方法-202310405328.0
  • 李斌;乔升威;王庆龙;李桂丹 - 天津大学
  • 2023-04-17 - 2023-08-22 - G06F30/30
  • 本发明涉及一种用于轴向磁通电机的磁场解析分析方法,其特征在于,包括下列步骤:第1步:建立轴向磁通电机的轴向磁通环状电磁机构的解析模型;第2步:槽子域模型构建;第3步:气隙子域模型构建;第4步:转子子域模型构建;第5步:气隙磁密求解。本发明适用于任何通电方式,在降低磁场分析的复杂性的前提下能够达到与有限元计算相吻合的磁场分析结果。
  • 暂态稳定约束下并网逆变器控制参数优化设计方法及系统-202310596977.3
  • 朱东海;张梓钦;邹旭东;胡家兵;康勇 - 华中科技大学
  • 2023-05-22 - 2023-08-18 - G06F30/30
  • 本发明提供了一种暂态稳定约束下并网逆变器控制参数优化设计方法及系统,包括:构建并网逆变器的数学模型,并采用奇异摄动法对数学模型进行降阶和分解,获得慢子系统和快子系统,并确定慢子系统和快子系统的暂态稳定判据;根据并网逆变器的锁相环小信号模型,采用D分割法获得锁相环PI参数的初步可行域;根据慢子系统的暂态稳定判据,对锁相环PI参数的初步可行域进行优化;根据并网逆变器的电流环小信号模型,采用D分割法获得电流环PI参数的初步可行域;根据锁相环PI参数的优化值以及快子系统的暂态稳定判据,对电流环PI参数的初步可行域进行优化,本发明实现兼顾了并网逆变器在应对小扰动与大扰动故障的控制性能。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top