[发明专利]半导体装置及其制造方法有效

专利信息
申请号: 201711203694.9 申请日: 2017-11-27
公开(公告)号: CN108336141B 公开(公告)日: 2022-06-24
发明(设计)人: 大须贺祐喜;原田博文 申请(专利权)人: 艾普凌科有限公司
主分类号: H01L29/78 分类号: H01L29/78;H01L21/336;H01L29/06
代理公司: 北京三友知识产权代理有限公司 11127 代理人: 邓毅;徐丹
地址: 日本*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供半导体装置及其制造方法,在缩小尺寸的同时不会损失有效沟道区域。半导体装置具备:衬底;漏极区,其被设置在衬底的背面侧;基极层,其设置于漏极区与衬底正面之间;沟槽,其从衬底正面到达漏极区;栅绝缘膜,其覆盖从沟槽的底面至第一高度的沟槽内侧;栅电极,其隔着栅绝缘膜而在沟槽内被埋至与该沟槽相同的高度;绝缘膜,其在沟槽内被埋至高于第一高度的第二高度;源电极,其被埋入沟槽内的剩余部分中;基极接触区,其被设置为距衬底的正面比第二高度浅;源极区,其一个侧面与源电极相接触,上表面与基极接触区的底面的一部分相接触,一个侧面与沟槽的侧面相接触并且一部分与源电极相接触;以及衬底的背面上的漏电极。
搜索关键词: 半导体 装置 及其 制造 方法
【主权项】:
1.一种半导体装置,其特征在于,该半导体装置具备:衬底;第一导电型的漏极区,其被设置于所述衬底,从所述衬底的背面起具有规定的厚度;沟槽,其从所述衬底的正面到达所述漏极区的上表面;第二导电型的基极层,其与所述沟槽相邻地被设置在所述漏极区上;栅绝缘膜,其覆盖所述沟槽的内侧的底面及侧面,并且该栅绝缘膜的上端部位于距所述沟槽的底面为第一高度的位置处;栅电极,其隔着所述栅绝缘膜被埋入所述沟槽内,且被埋至所述第一高度;第一绝缘膜,其在所述沟槽内的所述栅绝缘膜及所述栅电极上被埋至高于所述第一高度的第二高度;源电极,其被埋入所述沟槽内的所述第一绝缘膜上方的剩余部分;第二导电型的基极接触区,其具有从所述衬底的正面至第三高度的深度,所述第三高度高于所述第二高度且低于所述沟槽的上部,该基极接触区以一个侧面与所述源电极相接触的方式设置,且浓度比所述基极层高;第二导电型的源极区,其被设置为,上表面与所述基极接触区的底面的一部分相接触,该源极区的一个侧面与所述沟槽的外侧面相接触,并且该一个侧面的至少一部分与所述源电极相接触,从该源极区的底面至所述漏极区为止的沿着所述沟槽的外侧面的所述基极层成为沟道区域;以及漏电极,其以与所述漏极区相接触的方式被设置在所述衬底的背面上。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于艾普凌科有限公司,未经艾普凌科有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711203694.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top