[发明专利]发送装置及发送方法有效

专利信息
申请号: 201410586633.5 申请日: 2010-11-12
公开(公告)号: CN104348491B 公开(公告)日: 2018-12-07
发明(设计)人: 村上丰 申请(专利权)人: 松下电器(美国)知识产权公司
主分类号: H03M13/11 分类号: H03M13/11
代理公司: 北京市柳沈律师事务所 11105 代理人: 邸万奎;张华威
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了发送装置及发送方法。发送装置包括:纠删编码单元,对赋予了识别码的信息分组进行是否有纠删编码处理的判断,在判断为有纠删编码处理的情况下,对赋予了所述识别码的信息分组执行纠删编码处理,生成赋予了识别码的一个以上的奇偶校验分组,在判断为无纠删编码处理的情况下,不生成一个以上的奇偶校验分组;纠错编码单元,在有纠删编码处理的情况下,对赋予了识别码的信息分组以及赋予了识别码的奇偶校验分组执行纠错编码处理,生成第1发送数据,在没有纠删编码处理的情况下,对赋予了识别码的信息分组执行纠错编码处理,生成第2发送数据;发送单元,在有纠删编码处理的情况下发送第1发送数据,否则发送第2发送数据。
搜索关键词: 发送 装置 方法
【主权项】:
1.发送装置,包括:分割单元,将赋予了第1识别码的信息分组分割为多个子信息分组,其中,所述第1识别码按每个所述信息分组而不同;重新排列单元,将所述多个子信息分组重新排列成不包含相同的所述第1识别码的小组;纠删编码单元,对所述小组进行是否有纠删编码处理的判断,在判断为有纠删编码处理的情况下,对所述小组执行纠删编码处理,生成赋予了第2识别码的一个以上的奇偶校验分组,在判断为无纠删编码处理的情况下,不生成所述一个以上的奇偶校验分组,其中,所述第2识别码按每个所述奇偶校验分组而不同;纠错编码单元,在有纠删编码处理的情况下,对赋予了所述第1识别码的信息分组以及赋予了所述第2识别码的奇偶校验分组执行纠错编码处理,生成第1发送数据,在没有纠删编码处理的情况下,对赋予了所述第1识别码的信息分组执行纠错编码处理,生成第2发送数据;以及发送单元,在有纠删编码处理的情况下发送所述第1发送数据,在没有纠删编码处理的情况下发送所述第2发送数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于松下电器(美国)知识产权公司,未经松下电器(美国)知识产权公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410586633.5/,转载请声明来源钻瓜专利网。

同类专利
  • 译码方法及装置-201510212704.X
  • 姜莹;王海洋;张哲鹏 - 深圳忆联信息系统有限公司
  • 2015-04-29 - 2019-11-12 - H03M13/11
  • 本发明实施例公开了一种译码方法及装置以校验矩阵中的子矩阵为单位进行更新,对每一个子矩阵以相同的方式进行更新。每更新一个子矩阵(为方便叙述,记为待更新子矩阵),得到更新的子矩阵,以及与第一子矩阵对应的第一子更新信息和与第二子矩阵对应的第二子更新信息;其中,第一子矩阵为校验矩阵中与所述待更新子矩阵处于同一行的未更新的子矩阵;所述第二子矩阵为所述校验矩阵中与所述待更新子矩阵处于同一列的未更新的子矩阵;当所有子矩阵都更新完时,获得译码结果,若译码结果不满足停止条件,则进行下一次译码迭代过程,否则结束。通过本发明实施例提供的译码方法及装置,降低了译码时长,提高了译码效率。
  • 用于分层LDPC译码器的提早退出的系统和方法-201610311470.9
  • 默罕莫德·阿塔尔·哈伊勒;雪莉小玲·方;吉米·蒲 - 联芸科技(杭州)有限公司
  • 2016-05-11 - 2019-11-08 - H03M13/11
  • 本发明提供了系统和方法,以检测分层LDPC译码器的一个或多个层的位节点的硬判决何时改变,以及更新这些层的累加的部分校正子运算。由于生成了位节点的硬判决,因此将它们能与它们之前的数值进行比较。如果硬判决改变了,则累加并更新与改变的硬判决的位节点相对应的奇偶校验矩阵的一个或多个列中具有非零元素的层的部分校正子运算。如果位节点的硬判决没有改变,则不更新对应层的部分校正子运算。跟踪代码字的硬判决的改变,并且,对于对应于改变的硬判决的位节点的奇偶校验矩阵的列的层,翻转部分校正子。
  • 用于针对低密度奇偶校验(LDPC)码进行快速分层解码的系统和方法-201880017296.4
  • A.席拉齐尼亚;M.马尔姆贝格;S.桑德贝格;M.安德森 - 瑞典爱立信有限公司
  • 2018-01-09 - 2019-11-08 - H03M13/11
  • 根据某些实施例,提供一种用于针对具有至少包括第一层和第二层的奇偶校验矩阵(PCM)的低密度奇偶校验(LDPC)码进行快速分层解码的方法。该方法包括从存储器读取变量节点(VN)软信息,其中VN软信息与从VN到PCM的第二层的校验节点(CN)的消息相关联。根据PCM的第二层的CN演算新的CN到VN消息。针对VN演算新的VN软信息。基于VN软信息以及从第一层的CN到VN的新的CN到VN消息和从第一层的CN到VN的旧的CN到VN消息来演算新的VN软信息,使得新的VN软信息的更新被延迟至少一个层。快速分层解码比标准分层解码技术具有更低的解码等待时间并且更高效地利用解码硬件。这可通过使存储器存取和处理硬件单元同时保持活动以便避免过多的解码等待时间来实现。更具体来说,某些实施例可同时实行存储器存取和计算过程,而无需任何努力来使行层彼此相互正交。另一个技术优点可以是,提出的解码算法调整LLR以便部分地解决由于非正交行引起的从分层解码的偏离。
  • 用于低密度奇偶校验码的改善的解码器-201410407562.8
  • C·欧文;A·J·安德森 - 想象力科技有限公司
  • 2014-08-19 - 2019-11-05 - H03M13/11
  • 描述了用于对LDPC码进行解码的方法和装置。LDPC码可以表现为Tanner图,包括位节点和校验节点和其间的连接。在实施例中,支持具有任何子矩阵尺寸的很多不同LDPC码的可配置的LDPC解码器包括几个独立可寻址存储器,被用于存储对于每个位节点的软判决数据。解码器还包括数量P个校验节点处理系统,其产生更新的软判决数据。更新的值然后经由混排系统传递回存储器。如果由校验节点处理系统并行处理的校验节点的数量是PCNB(其中P≥PCNB),并且对于位节点的软判决数据是q位字长,那么独立可寻址存储器的总宽度大于PCNB*q位。
  • 基于变量节点可靠性动态选择策略的多进制LDPC码更新方法-201610694276.3
  • 刘星成;周珍珠 - 中山大学
  • 2016-08-18 - 2019-10-25 - H03M13/11
  • 本发明公开一种基于变量节点可靠性动态选择策略的多进制LDPC码更新方法,在变量节点的点残差的基础上,利用可靠性等级和投票准则的动态选择策略选择最不稳定的变量节点信息进行更新。本发明不单纯依靠残差为量度,而是设置了可靠性等级和投票准则来将所有变量节点按可靠性的大小依次划分了几类,优先从可靠性最低的变量节点集合中选择多元点残差最大的变量节点作为最不可靠的变量节点,充分利用译码过程中消息动态变化的特性,合理地分配了计算资源,加快了收敛速度,提升了译码性能。
  • 基于变量节点可靠性动态选择策略的二进制LDPC码更新方法-201610694277.8
  • 刘星成;周珍珠 - 中山大学
  • 2016-08-18 - 2019-10-25 - H03M13/11
  • 本发明公开一种基于变量节点可靠性动态选择策略的二进制LDPC码更新方法,在变量节点的点残差的基础上,利用稳定性判据和投票准则的动态选择策略选择出最不稳定的变量节点信息进行更新。本发明不单纯依靠残差为量度,而是设置了稳定性判据和投票准则来对变量节点的可靠性进行划分,优先从可靠性最低的变量节点集合中选择残差最大的变量节点作为最不可靠的变量节点,从而充分利用译码过程中消息动态变化的特性,合理地分配了计算资源,加快了收敛速度,提升了译码性能。
  • 基于BADMM的低密度奇偶检验码线性规划译码方法-201711402979.5
  • 王勇超;杜倩;白晶 - 西安电子科技大学;西安中电科西电科大雷达技术协同创新研究院有限公司
  • 2017-12-22 - 2019-10-25 - H03M13/11
  • 一种基于BADMM的低密度奇偶检验码线性规划译码方法,解决了现有技术的低密度奇偶检验码译码方法译码速率慢,迭代次数多的问题。本发明实现方法的步骤:计算对数似然比值;初始化译码参数;利用布雷格曼拉格朗日公式,计算当前交替方向迭代的待译码的低密度奇偶校验码每个码元的值;利用布雷格曼拉格朗日公式,计算当前交替方向迭代的低密度奇偶校验码校验矩阵每个检验节点对应的校验向量;利用布雷格曼拉格朗日公式,计算当前交替方向迭代的低密度奇偶校验码校验矩阵每个检验节点对应的拉格朗日乘子向量;译码终止判决;译码结果输出。本发明收敛速度快,减少了迭代次数,提高了译码速率。
  • LDPC码ADMM迭代译码的早停止方法-201710798802.5
  • 慕建君;赵展展;王彪;焦晓鹏 - 西安电子科技大学
  • 2017-09-07 - 2019-10-25 - H03M13/11
  • 一种低密度奇偶校验LDPC码交替方向乘子法ADMM迭代译码的早停止方法,主要解决现有技术的中低信噪比区域ADMM迭代译码收敛速度慢的问题。本发明实现方法的步骤:初始化译码参数;计算变量节点初始信息;更新变量节点信息;更新辅助变量;更新拉格朗日乘子向量;获取码字比特的硬判决值;计算ADMM迭代译码中每两次连续迭代之间发生变化的码字比特总数;计算码字比特的硬判决变化率;译码停止判决;停止译码。本发明根据ADMM迭代译码过程中每两次连续迭代之间码字比特的硬判决变化率CRHD的大小来判断是否能够及早停止迭代,从而减少译码的平均迭代次数,提高译码速度。
  • 基于OpenCL移动设备QC-LDPC的动态译码方法-201610846690.1
  • 陆以勤;苏炜跃;覃健诚 - 华南理工大学
  • 2016-09-23 - 2019-10-18 - H03M13/11
  • 本发明提供基于OpenCL移动设备QC‑LDPC的动态译码方法。本发明将QC‑LDPC码的校验矩阵的母矩阵信息从宿主机传入OpenCL设备的常量存储器,并分配相应的内存空间;将待处理的码字信息传入OpenCL设备,当码字信息过大时,将码字信息分段,依次分别译码;将待处理的码字信息传入OpenCL设备,根据待译码的数据量来动态地选择最小和算法或者分层译码算法;读取相应的核函数,在OpenCL设备上完成译码算法。本发明针对QC结构LDPC码字的特点,实现了不同码率和码长的QC‑LDPC码在不同OpenCL设备上通用的加速译码;并提供了LDPC译码器在OpenCL框架中的并行化实现。能在OpenCL上独立并行地运行很多个LDPC译码器,译码效率大幅度提高。本发明可以节省成本,并且容易软件升级,容易实现多种制式的全网通功能。
  • 一种准并行结构的LDPC编码器-201610192031.0
  • 顾明飞 - 成都凯腾四方数字广播电视设备有限公司
  • 2016-03-30 - 2019-10-18 - H03M13/11
  • 本发明公开了一种准并行结构的LDPC编码器,涉及数字信息传输领域,旨在针对上述存在的问题,提供一种结构更加精简的LDPC编码器,有效降低生产成本。本发明技术要点:包括至少一个存储器、三个运算单元、控制单元及选通输出单元。所述存储器与三个运算单元均具有信号连接,存储器用于存储码率1、码率2、码率3及码率4情况时的生成矩阵。三个运算单元分别用于先并行计算p0、p1及p2;再并行计算p3、p4及p5;以此类推,直到并行计算pm‑2、pm‑1及pm
  • 数据处理方法及译码器-201810279236.1
  • 李仕杰;李立华;冼曙光 - 深圳忆联信息系统有限公司
  • 2018-03-31 - 2019-10-11 - H03M13/11
  • 本发明提供一种数据处理方法及译码器,用以解决现有译码技术在并行进行V2C操作和C2V操作时可能出现寻址冲突的技术问题。该方法包括:确定校验矩阵中第一行的校验节点对应的第一变量节点集合与第二行的校验节点对应的第二变量节点集合中相同的目标变量节点;根据所述第一行的校验节点对所述第一变量节点集合中的变量节点进行第一更新操作,并行根据所述第二行的校验节点对所述第二变量节点集合中的变量节点进行第二更新操作,其中,在并行执行所述第一更新操作和所述第二更新操作的过程中,所述第一更新操作中对于所述目标变量节点的写操作在所述第二更新操作中对于所述目标变量节点的读操作之前执行。
  • 基于压缩感知的对角化LDPC观测矩阵的生成方法-201610323799.7
  • 孙权森;周春佳;刘亚洲;贺金平 - 南京理工大学
  • 2016-05-16 - 2019-10-11 - H03M13/11
  • 本发明提供一种基于压缩感知的对角化LDPC观测矩阵生成方法,包括:首先输入被处理图像,确定观测矩阵大小;然后根据LDPC检验矩阵的生成方法,得到LDPC子矩阵;最后将得到的子矩阵,依次放置在观测矩阵的对角线上,其余位置置0,得到最终的观测矩阵。本发明基于分块压缩感知理论,对大量图像进行了定量和定性分析,可大幅减小观测矩阵计算量和存储量,相比现有其他观测,重构效果更佳;同时构造的矩阵高度稀疏,且元素都是二值的,矩阵简单。
  • 二进制MDS阵列码的最优修复访问变换方法及装置-201910707015.4
  • 侯韩旭;李柏晴;兰瑶 - 东莞理工学院
  • 2019-08-01 - 2019-09-27 - H03M13/11
  • 二进制MDS阵列码的最优修复访问变换方法,属于编解码技术领域,包括两个转换流程,流程1包括对二进制MDS码阵列码的描述及参数的确认;对阵列码数据的数据项和冗余项的两次变换,一次编码转换,一次替换更新操作;最后在第二次变换后阵列码中获取修复访问的最优解第i列数据。流程2包括对二进制MDS码阵列码的描述及参数的确认;构造编码公式对奇偶校验k列及k+1列进行变换;最后获取原有修复访问的第f列数据,最优修复访问的第j列数据。本发明提供的变换方法通过牺牲指数级增长的存储来达到变换列的最佳修复访问,以及通过对(k+2,k)的EVENODD码奇偶校验列做一新变换保留原有的修复属性同时对奇偶校验列的修复访问是最优的。
  • 一种数据处理方法及电子设备-201610499917.X
  • 郑启忠 - 深圳忆联信息系统有限公司
  • 2016-06-29 - 2019-09-20 - H03M13/11
  • 本发明公开了一种数据处理方法及电子设备。其中,方法包括;从存储器中分次读取输入数据,并进行缓存;统计缓存的输入数据的位数;判断缓存的输入数据的位数是否满足第一预设条件;当判断结果表征满足第一预设条件时,从随机存取存储器中读取包含N个子矩阵的校验矩阵;利用缓存的输入数据及N个子矩阵,进行低密度奇偶校验编码,得到对应校验位;其中,N为不小于2的整数;N个子矩阵均满足准循环特性及稀疏特性;所述校验矩阵的列重满足第二预设条件。
  • 译码方法和设备-201510307128.7
  • 贾泽;刘海洋;杨伟;赵俊峰 - 华为技术有限公司;电子科技大学
  • 2015-06-05 - 2019-09-20 - H03M13/11
  • 本发明实施例公开了一种译码方法和设备;所述译码方法包括:从存储器读取码向量;根据低密度奇偶校验码LDPC算法对所述码向量译码,得到第一数据向量,并确定根据所述LDPC算法译码为所述第一数据向量包括的数值的错误概率;根据校验矩阵校验所述第一数据向量是否正确;如果校验结果为不正确,则将所述第一数据向量中错误概率大于概率阈值的数值作为删除译码算法的删除位,对所述第一数据向量根据所述删除译码算法进行删除译码并得到最终数据向量;将最终数据向量作为译码结果。
  • 针对深空应用的一类低密度奇偶校验码的编码方法-201711313181.3
  • 陈为刚;刘元松;韩昌彩 - 天津大学
  • 2017-12-09 - 2019-09-17 - H03M13/11
  • 本发明公开了一种针对深空应用的一类低密度奇偶校验码的编码方法,本发明涉及数字通信差错控制编码领域,本发明对校验矩阵进行分块,得到一个稠密的相对较小的矩阵,从而降低了编码过程中矩阵乘法运算的实现复杂度;其它部分运算借助稀疏矩阵与矢量的乘法运算,复杂度也较低;借助以上两点实现了针对该类LDPC码的低复杂度编码。本发明可以有效降低该类LDPC码的编码运算的实现复杂度,非常适合在空间通信中应用。
  • 执行于通量图形处理器的低密度奇偶校验解码方法-201510400004.3
  • 赖伯承;邱奏翰 - 华邦电子股份有限公司
  • 2015-07-09 - 2019-09-10 - H03M13/11
  • 本发明提供一种执行于通量图形处理器的低密度奇偶校验解码方法。所述方法包括下列步骤:基于相关于奇偶校验矩阵的坦那图中的M个边,将每一边对应至多个线程其中之一,致使每一线程对应至多个边识别码其中之一,当执行这些线程其中之一,依据线程其中之一的边识别码存取共享存储器中的数据,以更新存储于共享存储器中分别对应至这些边的多个传递消息。基此,本发明可达成高运算平行度与数据聚合存取。
  • 一种基于深度学习的LDPC码的译码算法-201910454576.8
  • 徐光宪;郭若蕾 - 辽宁工程技术大学
  • 2019-05-29 - 2019-09-06 - H03M13/11
  • 本发明公开了一种基于深度学习的LDPC码的译码算法,结合深度学习技术,分别对大围长随机LDPC码和结构化LDPC码的构造、有环Tanner图上的改进置信传播译码及其低复杂简化译码算法进行了研究,采用最优思想,校验矩阵中每个非零元素所在的短环数分布情况,将优化当前列的短环数目分布与每列短环数组成的标准差分布相结合,构造出具有良好特性的随机LDPC码,研究了环消除算法,仿真了换消除法构造的QC‑LDPC码的性能,通过改进,构造出了具有更优大围长的QC‑LDPC码,改进BP译码算法,提出了一种改进最小和译码算法,本发明基于深度学习技术和Tanner图的环统计特性,先构造出了有着良好特性的随机LDPC码,再通过仿真构造出了更优大围长的QC‑LDPC码,其算法更加优异,纠错性能更好。
  • 一种基于FPGA的高速自适应DVB-S2 LDPC译码器及译码方法-201610955524.5
  • 谢天骄;袁瑞佳;张国华;宋颖 - 西安空间无线电技术研究所
  • 2016-10-27 - 2019-09-06 - H03M13/11
  • 本发明涉及一种基于FPGA的高速自适应DVB‑S2 LDPC译码器及译码方法:(1)矩阵变换,产生左矩阵为准循环结构,右矩阵为变换下三角双对角(RTS)子矩阵的新矩阵;(2)初始化RAM和迭代次数;(3)两部分矩阵分别完成变量节点信息更新及数据回写。(4)校验节点信息更新及回写,同时计算伴随式向量s,迭代次数iter加1;(5)若伴随式向量s=0或达到最大迭代次数,转步骤(6),否则,转步骤(3)继续下一轮迭代处理;(6)读出译码判决比特,输出译码码字。
  • 一种LDPC码的解码方法和解码装置-201910557662.1
  • 陈惕生 - 本征信息技术(上海)有限公司
  • 2019-06-27 - 2019-08-30 - H03M13/11
  • 本发明提供了一种LDPC码的解码方法和解码装置。该解码方法为消息传递算法的一种子集近似。其解码性能与消息传递算法接近。但是,由于采用了子集近似的原因,其计算和存储的开销远低于消息传递算法。在一些实施例中,该解码方法的计算和存储开销与MinSum算法接近,同时其解码性能与消息传递算法接近。相比MinSum算法,该解码方法在解码性能上有优势。相比消息传递算法,该解码方法在计算和存储开销方面有优势。
  • 信息处理的方法、装置和通信设备-201810774593.5
  • 马亮;郑晨;刘晓健;魏岳军;曾歆 - 华为技术有限公司
  • 2017-07-13 - 2019-08-30 - H03M13/11
  • 本申请公开了编码方法,装置、通信设备和通信系统。该方法包括:使用低密度奇偶校验LDPC矩阵对输入比特序列进行编码;其中,所述LDPC矩阵是基于扩展因子Z和基矩阵得到的,所述基矩阵包括图3b-1至图3b-10所示矩阵之一中的第0至4行以及第0至26列,或者,所述基矩阵包括图3b-1至图3b-10所示矩阵之一中的第0至4行以及第0至26列中的部分列。本申请的编码方法、装置、通信设备和通信系统,能够满足信道编码需求。
  • 信息处理方法及存储设备-201610195704.8
  • 李宗旺;罗骏;黄勤;王展;李立华 - 深圳忆联信息系统有限公司
  • 2016-03-30 - 2019-08-30 - H03M13/11
  • 本发明实施例提供一种信息处理方法及存储设备,所述方法包括:步骤A:对第一校验矩阵进行重排,获得满足第一预设规则的第二校验矩阵;步骤B:利用第二校验矩阵及第一预设函数关系,计算得到p1;其中,p1为m个校验位的前g个校验位;步骤C:判断当前迭代是否是第N‑2次迭代;其中,N为预设值,为不小于的整数;步骤D:若当前迭代是第N‑2次迭代,则利用第二校验矩阵及第二预设函数关系,计算得到p2;p2为m个校验位除p1位的剩余校验位;步骤E:若当前次数不是第N‑2次迭代,则将第二校验矩阵的前m‑g行元素作为下一次迭代的第一校验矩阵,并将s和p1组成下一次迭代的信息位;将p2作为下一次迭代的校验位返回步骤A。
  • 基于环路消除的混合加权比特翻转的LDPC译码方法-201510951766.2
  • 王一歌;吴桂龙 - 华南理工大学
  • 2015-12-16 - 2019-08-20 - H03M13/11
  • 本发明公开的基于环路消除的混合加权比特翻转的LDPC译码方法,包括以下步骤:译码器初始化及参数计算;计算校验矩阵伴随式;计算主算法判决标准En1并翻转最可能错误的比特z1;如果出现某个比特被反复翻转,重新对硬判决后的码字计算辅算法判决标准En2并翻转最可能错误的比特z2,否则继续迭代;如果再次出现某个比特被反复翻转,继续对处理过后的码字序列计算主算法判决标准En1并翻转最可能错误的比特z1,否则继续迭代;重复以上步骤,当译码成功或者达到最大迭代次数时停止迭代,并输出译码序列或者输出译码失败信息。本发明公开的LDPC译码方法,具有译码性能好、迭代收敛速度快,计算复杂度低,实现方式相对简单等优点。
  • 一种循环切换的混合加权比特翻转LDPC译码方法-201610319566.X
  • 王一歌;吴桂龙;贺双梅 - 华南理工大学
  • 2016-05-13 - 2019-08-20 - H03M13/11
  • 本发明公开了一种循环切换的混合加权比特翻转LDPC译码方法,包括译码器开始对接收码字进行硬判决,初始译码采用IM‑WBF算法,并设置最大迭代次数,所述的最大迭代次数是指当迭代次数达到最大值时,不管译码是否成功,停止迭代并输出译码结果,本发明采用两种加权比特翻转算法LC‑WBF和IM‑WBF进行现有的两种加权比特翻转算法LC‑WBF和IM‑WBF进行结合,通过两个算法在译码出现纠错死循环后进行不断的循环切换,达到了比原来算法性能更佳,收敛更快的效果。
  • 信息处理方法及装置-201410049187.4
  • 李立广;徐俊;袁志锋;许进;田开波 - 中兴通讯股份有限公司
  • 2014-02-12 - 2019-08-16 - H03M13/11
  • 本发明公开了一种信息处理方法及装置。其中,该装置包括:一个或多个存储器,用于存储一个基础奇偶校验矩阵组的参数;一个或多个处理器,用于使用基础奇偶校验矩阵组Hb对待编码的信息比特进行编码或对待译码的数据进行译码,其中,基础奇偶校验矩阵组Hb中,除了Hbj0以外其他的基础奇偶校验矩阵中基础奇偶校验矩阵Hbj1的至少50%的短4环与Hbj0中短4环相同,j0为0到L‑1之间的一个固定正整数,L为基础奇偶校验矩阵组中包含的基础奇偶校验矩阵的数量,j1=0,1,...,j0‑1,j0+1,...,L‑1。
  • 信息处理的方法、通信装置-201810759037.0
  • 郑晨;马亮;刘晓健;魏岳军;曾歆 - 华为技术有限公司
  • 2017-05-25 - 2019-08-13 - H03M13/11
  • 本申请公开了编码方法,装置、通信设备和通信系统。该方法包括:使用低密度奇偶校验LDPC矩阵对输入比特序列进行编码;其中,所述LDPC矩阵的基图表示为m行n列的矩阵,m为大于或者等于5的整数,n为大于或者等于27的整数;所述基图至少包括子矩阵A和子矩阵B,其中,所述子矩阵A为5行22列的矩阵;所述子矩阵B为5行5列的矩阵,其中,所述子矩阵B包括一权重为3的列和双对角结构的子矩阵B’。本申请的编码方法、装置、通信设备和通信系统,能够支持多种长度的信息比特序列的编码需求。
  • 一种数据处理方法及装置-201610796646.4
  • 史伟仁;戴荣;吕春;阴陶;林峰 - 成都傅立叶电子科技有限公司;深圳市特发信息股份有限公司
  • 2016-08-31 - 2019-08-09 - H03M13/11
  • 本发明提供了一种数据处理方法及装置,用于对低密度奇偶校验码译码。在数据结构上,可以利用高码率规格下左子矩阵中的单位子矩阵缩减稀疏矩阵规模;在数据表示上,可以采用数据定点化方案;在指令上,使用constant存储器保存校验矩阵,以及在对全局变量访问时使用软件流水线提升存储器效率等;在平台上,可以设置帧级并行度,增加并发线程数;在算法上,可以采用折中分层译码处理方式。本申请通过多层次多种优化手段的组合实现低密度奇偶校验码的快速解码。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top