[发明专利]一种DCT快速变换结构无效

专利信息
申请号: 03137245.7 申请日: 2003-06-02
公开(公告)号: CN1553707A 公开(公告)日: 2004-12-08
发明(设计)人: 陈剑军 申请(专利权)人: 杭州高特信息技术有限公司
主分类号: H04N5/917 分类号: H04N5/917;H04N7/26;G06T9/00
代理公司: 浙江杭州金通专利事务所有限公司 代理人: 沈孝敬
地址: 310012浙江*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明是对由8×8子块组成的图像数据进行二维DCT或是二维IDCT的一种快速变换装置。以8×8子块的一维DCT为例,变换装置包括控制电路1、输人寄存电路2、蝶形运算电路3、并串变换电路4、查表运算电路5和输出寄存电路6。本发明采用查找表替代乘法运算的设计思想,完成一次DCT只需要一次蝶形运算,24个加法器,0个乘法器,同时利用流水线设计思想大大提高了运算速度,数据可以连续输入,同时在每个时钟周期都能得到一个运算结果。本发明结构规整,非常适合用FPGA来实现,所需资源比现有的实现结构节省30%以上。本发明可以应用于各种图像数据压缩技术中,尤其是在对压缩的速度和质量要求较高的MPEG、H.26X中能发挥重要的作用。
搜索关键词: 一种 dct 快速 变换 结构
【主权项】:
1、一种快速DCT变换结构,其特征在于包括:控制单元(1),它输出控制各个运算单元的控制信号;----输入寄存单元(2),它一个时钟接收一个图像数据,8个时钟后把串行输入的一行或者是一列图像数据并行输出;----一次蝶形运算单元(3),它把寄存器的并行输出数据做一次蝶形运算,输出其运算结果;----并串转换单元(4),它以蝶形运算的结果为并行输入,以每个时钟限制n位输出的方式生成表的寻址地址;----查表运算单元(5),它以并串转换单元的输出结果为地址进行查表,同时对查表的内容进行累加运算,累加的结果就是和输入的图像数据对应的一维DCT变换结果;----输出寄存单元(6),它把并行输入的查表运算单元的运算结果转化成串行输出,经过转置后作为后续的第二维DCT运算的输入数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州高特信息技术有限公司,未经杭州高特信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/03137245.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top