|
钻瓜专利网为您找到相关结果 37个,建议您 升级VIP下载更多相关专利
- [发明专利]可加速Device属性内存的验证方法及系统-CN202211501976.8在审
-
沈秀红
-
广东赛昉科技有限公司
-
2022-11-28
-
2023-05-09
-
G06F11/22
- 本发明涉及CPU技术领域,具体涉及一种可加速Device属性内存的验证方法及系统,本发明对Device地址属性的Forward和Merge特性进行单独建模;验证时,通过Forward模型监测DUT流水线上的查询信息,同时抓取DUT中各个单元的地址和大小信息,并进行比较,若不同,则报错;通过Merge模型监测DUT中新的写数据请求,同时抓取DUT中各个单元的地址和大小信息,并进行比较,若不同,则报错。本发明针对可加速Device地址属性的读写传输进行验证,可加速Device地址属性具有可Forward和Merge的特性,本发明对Forward和Merge的特性进行单独建模,能快速有效的判断DUT的Forward和Merge逻辑是否正确,准确的报出错误的逻辑和时间点,大大缩短了调试的时间,提高了调试效率。
- 加速device属性内存验证方法系统
- [发明专利]一种写穿策略下多核系统的验证方法和系统-CN202210659741.5在审
-
沈秀红
-
广东赛昉科技有限公司
-
2022-06-13
-
2022-10-18
-
G06F9/30
- 本发明属于计算机技术领域,且公开了一种写穿策略下多核系统的验证方法,包括访问指令与存储指令,该写穿策略下多核系统的验证方法具体步骤如下:一级缓存为写穿策略时,访问指令在验证系统中的执行流程:S1、指令发生器发送指令到多核验证系统,访存指令控制器若判断指令类型为访问指令,则将该指令存入相应核的访问指令队列。本发明的验证系统能够支持多核系统下一级缓存配置为写穿策略时的访问/存储指令的验证,验证的关键是准确的把握访问/存储指令的perform时间点,访问指令的perform时间点为DUT中访存执行单元送出取得的数据的时刻,存储指令的perform时间点有两个,一个是数据写入一级缓存的时间点,另一个是数据写入二级缓存的时间点。
- 一种策略多核系统验证方法
- [发明专利]硅油风扇扇叶注塑全自动化机械手夹具-CN202210908511.8在审
-
沈秀红;曾志辉;刘重高
-
东风马勒热系统有限公司
-
2022-07-29
-
2022-09-23
-
B29C45/14
- 本发明涉及一种硅油风扇扇叶注塑全自动化机械手夹具,包括型材支架、嵌件夹取机构、伸缩气缸机构、扇叶夹取机构和水口料夹取机构,型材支架一端设有嵌件夹取机构,另一端设有扇叶夹取机构和水口料夹取机构;所述嵌件夹取机构设置在型材支架正面,扇叶夹取机构和水口料夹取机构设置在型材支架反面;伸缩气缸机构固定在型材支架,与水口料夹取机构连接,驱动水口料夹取机构沿型材支架上的导轨运动;通过旋转水口夹角度,可实现所有规格扇叶水口料的夹取,达到夹具通用,换型不换夹具,提升效率;通过前后两级气缸机构,可实现扇叶水口料与扇叶同时夹取,达到缩短节拍;通过上下伸缩气缸机构,可实现放置扇叶至料车上时避免干涉,达到自动装车。
- 硅油风扇注塑自动化机械手夹具
- [发明专利]多核系统中非对齐访问的验证方法及系统-CN202210671686.1在审
-
沈秀红
-
广东赛昉科技有限公司
-
2022-06-14
-
2022-09-16
-
G06F12/0811
- 本发明涉及处理器技术领域,具体涉及一种多核系统中非对齐访问的验证方法及系统,包括访问指令信息采集器,存储指令信息采集器,访问指令控制器,存储指令控制器,访问指令队列,存储指令队列,内存模型和比较器。本发明适用于多核系统,多核系统中存在多个核正在进行非对齐访问的情况,且要保证数据一致性,本验证方法能很好的解决数据一致性的问题,在验证非对齐访问的同时,验证硬件的数据一致性是否正确。对于本发明若非对齐访问的地址属性是可缓存的,则数据可以从本核缓存中读取,写数据最后也是写入本核缓存中,若非对齐地址属性是不可缓存的,数据需要从外设读取,写数据最后写入外设中,支持不同地址属性的非对齐访问验证。
- 多核系统中非对齐访问验证方法
- [发明专利]一种实现多核缓存一致性验证的方法-CN202111353501.4在审
-
沈秀红
-
广东赛昉科技有限公司
-
2021-11-16
-
2022-04-29
-
G06F11/22
- 本发明公开了一种实现多核缓存一致性验证的方法,包括以下步骤:S1、当一个核更新缓存行到M状态时,检查该缓存行是否存在在其他核的缓存中;S2、当个核更新缓存行到E状态时,检查该缓存行是否存在在其他核的缓存中;S3、当一个核更新缓存行到S状态时,检查该缓存行是否存在在其他核的缓存中,若其他核的状态是S,则检查两个核的缓存行数据是否一致,同时检查与内存中的数据是否一致;S4、当一个核更新缓存行到I状态时,其他核在任何状态都有可能,不需要检查。根据本发明,通过监测一级缓存和二级缓存的更新信息,同时通过查看内存中的数据,能够保证缓存遵守MESI一致性协议,同时能够保证数据的正确性。
- 一种实现多核缓存一致性验证方法
- [发明专利]多核访存指令验证系统与方法-CN202111352963.4在审
-
沈秀红
-
广东赛昉科技有限公司
-
2021-11-16
-
2022-03-25
-
G06F9/312
- 本发明涉及处理器技术领域,具体涉及一种多核访存指令验证系统与方法,包DUT监测器、访问指令队列、存储指令队列、访存指令控制器、存储缓冲器、内存模型、访问数据比较器、存储数据比较器、原子指令比较器和二级缓存比较器。本发明支持多核多cluster的访存指令验证,并且核和cluster的个数可配,做到了参数化,具有可扩展性。支持在多核系统中,实时比较每个核的访存指令执行的正确性,包括在访问指令提交时,比较访问得到数据的正确性,在存储指令更新cache时,比较写数据的正确性。支持多核系统中原子操作指令的验证,支持多cluster系统中二级缓存关键接口的验证,具有很强的市场应用前景。
- 多核指令验证系统方法
|