专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果12个,建议您升级VIP下载更多相关专利
  • [发明专利]半导体装置及半导体装置的制造方法-CN201610940128.5有效
  • 栗林秀直 - 富士电机株式会社
  • 2016-10-25 - 2022-07-01 - H01L29/45
  • 本发明的半导体装置抑制由氢导致的特性劣化。提供一种半导体装置,具备:半导体基板;设置于半导体基板的上表面的上方,且由具有储氢性的第一金属形成的储氢层;设置于储氢层的上方,且由第一金属的氮化物形成的氮化物层;设置于氮化物层的上方,且由铝和第二金属的合金形成的合金层;以及设置于合金层的上方,且由铝形成的电极层,在电极层和氮化物层之间,不设置有第二金属的纯金属层。
  • 半导体装置制造方法
  • [发明专利]半导体装置和半导体装置的制造方法-CN201710307511.1有效
  • 泷下博;吉村尚;宫崎正行;栗林秀直 - 富士电机株式会社
  • 2012-12-14 - 2021-02-05 - H01L29/739
  • 从作为n漂移层的n型半导体基板的背面重复进行多次质子照射,在n漂移层的基板背面侧的内部,形成电阻比n型半导体基板低的n型FS层。进行用于形成该n型FS层的多次质子照射时,为了补偿前次的质子照射中残留的无序(7)所导致的迁移率降低,进行下次的质子照射。此时,对于第二次之后的质子照射,以利用其前一次的质子照射形成的无序(7)的位置为目标进行质子照射。由此,即使在质子照射和热处理后,也能够形成无序(7)也少、能够抑制漏电流的增加等的特性不良的产生、并且具有高浓度的氢相关施主层的n型FS层。
  • 半导体装置制造方法
  • [发明专利]碳化硅半导体装置的制造方法-CN201580022557.8有效
  • 栗林秀直;宫崎正行 - 富士电机株式会社
  • 2015-11-12 - 2019-10-11 - H01L29/739
  • 在正面元件结构形成后,从n型碳化硅基板(11)的背面(11b)离子注入p型杂质。接下来,从n型碳化硅基板(11)的背面(11b)照射激光,使p型杂质活化而形成p型集电层(4)。接下来,在n型碳化硅基板(11)的背面(11b)形成势垒金属层,并进行势垒金属层的烧结。接下来,从n型碳化硅基板(11)的背面(11b)侧进行以比p型集电层(4)深的位置为射程(17)的质子注入(16)。接下来,通过炉退火对n型碳化硅基板(11)整体进行加热,并通过使质子施主化来形成n+型场截止层(3)。此时,通过使残留在质子通过区(14)的无序减少来使n型碳化硅基板(11)的晶态恢复。由此,能够稳定地避免产生电气特性不良。
  • 碳化硅半导体装置制造方法
  • [发明专利]半导体装置以及半导体装置的制造方法-CN201580003544.6有效
  • 栗林秀直;北村祥司;小野泽勇一 - 富士电机株式会社
  • 2015-07-15 - 2019-07-12 - H01L29/861
  • 从基体正面侧向p+阳极层(7)进行氩(8)的离子注入(8a),形成缺陷层(9)。这时,在之后的铂扩散工序中,将氩(8)的飞程设为比p+阳极层(7)的扩散深度(Xj)浅,以使铂原子(11)局部存在于p+阳极层(7)的、与n漂移层(6)的pn结附近的电子进入区域内。之后,使涂布于基体背面(5a)的铂膏(10)中的铂原子(11)扩散到p+阳极层(7)内,并局部存在于缺陷层(9)的阴极侧。由此,p+阳极层(7)的寿命变短。另外,n漂移层(6)内的铂原子(11)被缺陷层(9)捕获,使得n漂移层(6)的铂浓度降低,n漂移层(6)内的寿命变长。因此,能够减小反向恢复电流,缩短反向恢复时间,并降低正向压降。
  • 半导体装置以及制造方法
  • [发明专利]半导体装置及半导体装置的制造方法-CN201610702029.3有效
  • 吉村尚;栗林秀直;小野泽勇一;仲野逸人;尾崎大辅 - 富士电机株式会社
  • 2012-05-18 - 2019-03-08 - H01L21/265
  • n型FS层(14)具有使在施加额定电压时扩散的耗尽层停止于n型FS层(14)内部的总杂质量,并具有n型漂移层(1)的总杂质量。此外,n型FS层(14)具有如下的浓度梯度,即n型FS层(14)的杂质浓度从p+型集电极层(15)向p型基极层(5)减少,且其扩散深度为大于或等于20μm。并且,在n型FS层(14)与p+型集电极层(15)之间包括n+型缓冲层(13),该n+型缓冲层(13)的峰值杂质浓度比n型FS层(14)的峰值杂质浓度要高,为大于或等于6×1015cm‑3,且小于或等于p+型集电极层(15)的峰值杂质浓度的十分之一。因此,能够提供一种场阻断(FS)绝缘栅双极晶体管,兼顾改善发生短路时对元器件损坏的耐受性以及抑制热失控损坏,并且,能减少导通电压的变化。
  • 半导体装置制造方法
  • [发明专利]半导体装置的制造方法-CN201380005484.2有效
  • 宫崎正行;吉村尚;泷下博;栗林秀直 - 富士电机株式会社
  • 2013-03-29 - 2017-11-17 - H01L21/336
  • 在成为n‑漂移层的半导体基板的内部,在背面侧的表面层设置p+集极层,在比背面侧的p+集极层更深的区域设置由多个n+层构成的n+场停止层。在半导体基板的正面形成正面元件构造后,在半导体基板的背面,通过与形成n+场停止层的深度对应的加速电压来进行质子照射(步骤S5)。接着,利用第一退火在与质子照射对应的退火温度下使质子施主化而形成场停止层(步骤S6)。通过利用适于多次质子照射条件的退火条件进行退火,能够使通过各质子照射形成的各结晶缺陷恢复而形成多个高载流子浓度的区域。另外,能够改善漏电流增加等的电特性不良。
  • 半导体装置制造方法
  • [发明专利]半导体装置的制造方法-CN201380005432.5有效
  • 宫崎正行;吉村尚;泷下博;栗林秀直 - 富士电机株式会社
  • 2013-03-29 - 2017-09-08 - H01L29/739
  • 在作为n‑漂移层的半导体基板的内部,在背面侧的表面层设置有p+集电极层,在比背面侧的p+集电极层深的区域设置有n+电场终止层。集电极与p+集电极层相接。形成p+集电极层和n+电场终止层时,在半导体基板的背面离子注入杂质离子(步骤S5)。接下来,通过第一退火使杂质离子活性化,形成p+集电极层(步骤S6)。接下来,对半导体基板的背面进行质子照射(步骤S7)。接下来,通过第二退火使质子施主化,形成电场终止层(步骤S8)。第一退火是在比第二退火高的退火温度下进行。之后,在半导体基板的背面形成集电极(步骤S9)。由此,能够避免电特性不良的产生。
  • 半导体装置制造方法
  • [发明专利]半导体装置及半导体装置的制造方法-CN201280056224.3有效
  • 吉村尚;宫崎正行;泷下博;栗林秀直 - 富士电机株式会社
  • 2012-12-28 - 2017-06-23 - H01L29/861
  • 通过质子注入(13)在n‑型半导体基板(1)的内部引入氢原子(14)和结晶缺陷(15)。在质子注入(13)之前或质子注入(13)之后通过电子射线照射(11),在n‑型半导体基板(1)的内部产生结晶缺陷(15)。然后,进行用于施主生成的热处理。通过将用于生成施主的热处理中的结晶缺陷(12、15)的量控制为最优,从而能够提高施主生成率。并且,通过在用于生成施主的热处理结束的时刻,使利用电子射线照射(11)和质子注入(13)而形成的结晶缺陷(12、15)恢复并控制为适当的结晶缺陷量,从而能够实现耐压的提高以及漏电流的降低等。
  • 半导体装置制造方法
  • [发明专利]半导体器件的制造方法-CN201280003273.0有效
  • 中泽治雄;荻野正明;栗林秀直;寺西秀明 - 富士电机株式会社
  • 2012-02-23 - 2017-05-24 - H01L21/324
  • 使用从单晶硅锭切割的硅晶片来制造反向阻断IGBT,该硅晶片使用通过切克劳斯基法制成的单晶硅锭作为原材料且以浮动法制成。通过使用热扩散工艺扩散注入硅晶片的杂质来形成用于确保反向阻断IGBT的反向阻断性能的分离层。用于形成分离层的热扩散工艺在惰性气体气氛中在高于或等于1290°C且低于硅的熔点的温度下进行。以此方式,在硅晶片中不发生晶体缺陷,并且可防止反向阻断IGBT中反向击穿电压缺陷或者正向缺陷的发生,且由此提高半导体元件的成品率。
  • 半导体器件制造方法
  • [发明专利]半导体装置及半导体装置的制造方法-CN201280023905.X有效
  • 吉村尚;栗林秀直;小野泽勇一;仲野逸人;尾崎大辅 - 富士电机株式会社
  • 2012-05-18 - 2014-01-22 - H01L29/739
  • n型FS层(14)具有使在施加额定电压时扩散的耗尽层停止于n型FS层(14)内部的总杂质量,并具有n-型漂移层(1)的总杂质量。此外,n型FS层(14)具有如下的浓度梯度,即n型FS层(14)的杂质浓度从p+型集电极层(15)向p型基极层(5)减少,且其扩散深度为大于或等于20μm。并且,在n型FS层(14)与p+型集电极层(15)之间包括n+型缓冲层(13),该n+型缓冲层(13)的峰值杂质浓度比n型FS层(14)的峰值杂质浓度要高,为大于或等于6×1015cm-3,且小于或等于p+型集电极层(15)的峰值杂质浓度的十分之一。因此,能够提供一种场阻断(FS)绝缘栅双极晶体管,兼顾改善发生短路时对元器件损坏的耐受性以及抑制热失控损坏,并且,能减少导通电压的变化。
  • 半导体装置制造方法
  • [发明专利]半导体器件的制造方法-CN201180046536.1有效
  • 栗林秀直 - 富士电机株式会社
  • 2011-09-27 - 2013-06-12 - H01L21/225
  • 本发明提供一种半导体器件的制造方法,在对硅晶片(10)涂敷二氧化硅源(18)之前,在氮(17)以30升/分钟以上的速度流动的保管箱(保干器)(16)中保管硅晶片(10),由此缩短在涂敷二氧化硅源18之前硅晶片(10)与大气接触的时间。由于硅晶片(10)暴露在大气中的时间短,所以能够抑制自然氧化膜的形成,减小导通电压等元件特性的偏差。
  • 半导体器件制造方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top