[发明专利]用于同步矢量处理机的第二最近邻通讯网络、系统和方法无效
| 申请号: | 90108413.1 | 申请日: | 1990-10-13 |
| 公开(公告)号: | CN1042282C | 公开(公告)日: | 1999-02-24 |
| 发明(设计)人: | 吉姆·蔡尔德斯;彼得·雷耐克;黑洛希·米牙古奇;尤塔加·塔加哈希 | 申请(专利权)人: | 德克萨斯仪器公司 |
| 主分类号: | H04N5/14 | 分类号: | H04N5/14;G06T1/00 |
| 代理公司: | 上海专利商标事务所 | 代理人: | 吴淑芳 |
| 地址: | 美国德*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 同步 矢量 处理机 第二 近邻 通讯 网络 系统 方法 | ||
1.一种数据处理装置,其特征在于,包括:
连成一串行链的多个处理电路,每个所述处理电路包括:
一个数据处理单元,它具有一个数字输入端,该输入端与其它处理电路的各个数据处理单元的数字输入端连在一起,用于输入所述控制和地址信号,该数据处理单元包括一个算术逻辑单元、连接到所述算术逻辑单元的多个数据存储寄存器、和连接到所述数据存储寄存器的数据多路转换器;
第一寄存器接口,它包括用于并行输入所述第一数字数据信号的第一组位寄存器,和第二组位寄存器,所述第一和第二组位寄存器可由所述数据处理单元分别单独访问;
第二寄存器接口,它包括第三组位寄存器,以及具有一并行数字输出端用以产生经处理的数字数据信号的第四组位寄存器,所述第三和第四组位寄存器可由所述数据处理单元分别单独访问;
第一定序电路,它由第一公用线路连接到每个处理电路内的第一寄存器接口,并响应时钟脉冲,按顺序有选择地激活每个所述第一寄存器接口的工作;
第二定序电路,它由第二公用线路连接到每个处理电路内的第二寄存器接口,并响应时钟脉冲,按顺序有选择地激活每个所述第二寄存器接口的工作;
由此,所述数据处理单元既可由所述控制器控制而独立地操作,也可与所述第一和第二寄存器接口协同操作;
第一左数据输入端;
第二左数据输入端;
第一左数据输出端;
第二左数据输出端;
第一右数据输入端,它连接到串行级联网络中一相邻处理装置的所述第一左数据输出端;
第二右数据输入端,它连接到所述相邻处理装置的所述第二左数据输出端;
第一右数据输出端,它连接到所述相邻处理装置的所述第一左数据输入端;
第二右数据输出端,它连接到所述相邻处理装置的所述第二左数据输入端;
由此,所述数据处理单元可由所述控制器控制,成为具有许多处理电路的单个处理装置,等同于所述独立的数据处理装置处理电路的和。
2.如权利要求1所述的数据处理装置,其特征在于,每个所述处理电路还包括:
第一读出放大器,它连接至所述第一寄存器接口和所述数据处理单元,以在所述第一寄存器接口和所述处理单元之间传送数据;
第二读出放大器,它连接至所述第二寄存器接口和所述数据处理单元,以在所述第二寄存器接口和所述处理单元之间传送数据;
3.如权利要求2所述的数据处理装置,其特征在于,所述第一和第二读出放大器包括一对读/写数据线,它们连接至所述寄存器组中所述位寄存器的数据输入/输出线,并且可以同时传送所述各个寄存器组中两个相邻位寄存器的数据。
4.如权利要求1所述的数据处理装置,其特征在于,将所述处理电路的所述第一左数据输入端、第二左数据输入端、第一右数据输入端和第二右数据输入端连接成一些所述数据多路转换器的输入端。
5.如权利要求1所述的数据处理装置,其特征在于,每个所述处理电路还包括:
一个全局输出端。
6.如权利要求5所述的数据处理装置,其特征在于,还包括:
一个线或电路,它具有多个输入端和一个输出端,一个输入端被连接用来接收所述处理电路的一个全局输出端。
7.如权利要求1所述的数据处理装置,其特征在于,
多个集成电路,每个集成电路包括多个连成一串行链的处理电路,每个集成电路对于所述串行链中的第一数据处理单元具有第一左数据输入端、第二左数据输入端、第一左数据输出端和第一左数据输出端,并且对于所述串行链中的最后一个数据处理单元具有第一左数据输入端、第二左数据输入端、第一左数据输出端和第一左数据输出端;
所述多个集成电路排成串行链,其中,
所述串行链中第一集成电路的所述第一左数据输入端和所述第二左数据输入端接地;
所述串行链中中间集成电路的所述第一和第二左数据输入端分别与一右侧相邻集成电路的第一和第二右数据输出端相连;
所述串行链中中间集成电路的所述第一和第二左数据输出端分别与一左侧相邻集成电路的第一和第二右数据输入端相连;
串行链中最后一个集成电路的所述第一右数据输入端和所述第二右数据输入端接地。
8.如权利要求1所述的数据处理装置,其特征在于,多个集成电路,每个集成电路包括多个连成一串行链的处理电路,每个集成电路对于所述串行链中的第一数据处理单元具有第一左数据输入端、第二左数据输入端,第一左数据输出端和第一左数据输出端,并且对于所述串行链中的最后一个数据处理单元具有第一左数据输入端、第二左数据输入端、第一左数据输出端和第一左数据输出端;
所述多个集成电路排成环形链,其中,
所述环形链中每个集成电路的所述第一和第二左数据输入端分别与一右侧相邻集成电路的第一和第二右数据输出端相连;
所述环形链中每个集成电路的所述第一和第二左数据输出端分别与一左侧相邻集成电路的第一和第二右数据输入端相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器公司,未经德克萨斯仪器公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/90108413.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:膨润土凝胶封堵剂
- 下一篇:制备乙烯的弹性共聚物的方法





