[其他]双重二进制编码信号解码器无效
| 申请号: | 88101687 | 申请日: | 1988-03-05 |
| 公开(公告)号: | CN88101687A | 公开(公告)日: | 1988-12-07 |
| 发明(设计)人: | 莫斯坦尼亚·兰纳比;菲利普·沙·林比亚 | 申请(专利权)人: | 菲利浦光灯制造公司 |
| 主分类号: | H03M13/00 | 分类号: | H03M13/00;H04N7/20;H04N11/00 |
| 代理公司: | 中国专利代理有限公司 | 代理人: | 匡少波,李先春 |
| 地址: | 荷兰艾*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 双重 二进制 编码 信号 解码器 | ||
1、信号解码装置,该信号是在传输信道输出端接收到的,是经过对二进制数字信号序列进行双重编码的,其特征在于它包括:
(A)用于确定和构成二进制通道的第一级,它包括:
(a)分别贮存状态概率P(Y/0)、P(Y/1)、P(Y/2)的第一、第2和第三个存贮器,在KT时刻,其中K是连续数字取样点的序号,当双重二进制信号X=0,1或2在传输信道上流被传送时,则接收一个预定的双重二进制信号Y,为了取得相应的概率,所说的贮存存贮器由接收到的信号Y並联地写入地址;
(b)第一和第二个状态概率选择和存贮电路,在(K+1)T时刻,它对应于两个最可能的二进制序列或通道,第一个电路设置在第一和第二个存贮器输出端位置,而第二个电路设置在第二和第三个贮存存贮器输出端位置;
(c)一个电路,用于进一步再构成如此选出的二进制通道並选出这两个中最可能的通道。
(B)第二级电路,它阻止在第一级中所说的选择和贮存电路的贮存容量的溢出,它设置在所说的两个电路的输出端以形成一个反馈环又回到所说电路的输入端。
2、按照权利要求1所述的装置,其特征在于:
(1)第一和第二个选择和状态概率贮存电路包括:
(b1)第一和第二个乘法器以及第三和第四个乘法器,它们在其第一输入端接受概率贮存存贮器的输出,並分别计算参量P(Y/0)·LI(0,K)和P(Y/1)·LI(1,K)或者P(Y/1)·LI(0,K)和P(Y/2)·LI(1,K),其中参量LI(0,K)和LI(1,K)表示与所说的两个通道相关的概率,这两个通道是由这些相同的选择和贮存电路在先选择的並被加到所说的乘法器的第二个输入端。
(b2)分别比较第一和第二个以及第三和第四个乘法器输出值的第一和第二个比较器,其目的是分别选出在第一和第二个乘法器以及第三和第四个乘法器输出端所出现的两个概率中较大的那个。
(b3)分别对应于所说的概率的第一和第二个存贮寄存器,其输出端又反馈到乘法器的第二个输入端。
(2)二进制通道再构成电路包括:
(c1)两个移位寄存器,分别贮存对应于由选择和贮存电路选择出来的两个概率的两个二进制序列;
(c2)用于比较分别由选择和贮存电路选出的两个概率贮存寄存器的输出信号的第三个比较器,其目的是从这两个概率中选出较大的,並且在两个二进制序列中的一个被贮存到与之对应的那个移位寄存器中。
3、按照权利要求1所述的装置,其特征在于:
(1)第一个和第二个选择和状态概率贮存电路,包括:
(b1)第一个和第二个加法器以及第三个和第四个加法器,在其第一个输入端接收概率贮存器的输出信号,並分别计算参量Log10(P(Y/0)·LI(0,K),Log10(P(Y/1)·LI(1,K)),Log10(P(Y/1)·LI(0,K))以及Log10(P(Y/2)·LI(1,K)),其中参量LI(0,K)和LI(1,K)表示与所说两个通道相关的概率,这两个通道是由这些相同的选择和贮存电路在先选择的,並被加到所说的乘法器的第二个输入端。
(b2)第一以及第二个比较器,分别比较第一个和第二个以及第三个和第四个加法器的输出值,其目的是选择所说的两个相关的概率中较大的那个。
(b3)第一个和第二个贮存寄存器,贮存所说的分别选择相关的概率的十进制对数,其输出端反馈到乘法器的第二个输入端;
(2)二进制通道再构成电路包括:
(c1)二个移位寄存器,分别贮存与分别由选择和贮存电路选出的两个概率相对应的二进制序列。
(c2)第三个比较器,比较贮存分别由选择和贮存电路选出的概率的十进制对数的两个寄存器的输出,其目的是选出这两个概率中较大的那个,以及在所说的移位寄存器中两个二进制序列中与之对应的那个。
4、按照权利要求2或3所述的装置,其特征在于阻止存贮容量溢出的第二级包括:
(d)一个连接到用于选择的第三个比较器输出端的开关电路,在该比较器的控制下,两个概率中的一个被每个选择和贮存电路优先选出;
(e)一个电路,用于计算由所说的开关电路所选出的概率的系数;
(f)一组三个並联的减法器,分别设在状态概率贮存存贮器的输出端与选择和贮存电路中相应的乘法器或加法器输入端之间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于菲利浦光灯制造公司,未经菲利浦光灯制造公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/88101687/1.html,转载请声明来源钻瓜专利网。
- 上一篇:可回缩编织物套管
- 下一篇:无缝钢管的穿孔和制造方法
- 同类专利
- 专利分类





