[发明专利]时钟数据恢复电路有效
| 申请号: | 202110949864.8 | 申请日: | 2021-08-18 |
| 公开(公告)号: | CN113824443B | 公开(公告)日: | 2023-06-30 |
| 发明(设计)人: | 陈新剑;梁远军 | 申请(专利权)人: | 深圳市紫光同创电子有限公司 |
| 主分类号: | H03L7/08 | 分类号: | H03L7/08 |
| 代理公司: | 深圳国新南方知识产权代理有限公司 44374 | 代理人: | 周雷 |
| 地址: | 518000 广东省深圳市南山区粤海*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 时钟 数据 恢复 电路 | ||
1.一种时钟数据恢复电路,其特征在于,包括:连续时间线性均衡器、判决反馈均衡器、第一比较模块、第二比较模块、第一选择器、第二选择器、第一采样器、第二采样器和第三采样器,所述第一比较模块包括第一负信号输入端、第二负信号输入端、第一正信号输入端、第二正信号输入端、第一输出端和第二输出端,所述第二比较模块包括第三负信号输入端、第四负信号输入端、第三正信号输入端、第四正信号输入端、第三输出端和第四输出端;
所述连续时间线性均衡器的输入端与输入信号连接,所述连续时间线性均衡器的输出端与所述判决反馈均衡器的输入端连接,所述判决反馈均衡器的输出端分别与所述第一比较模块的第一正信号输入端、所述第一比较模块的第二正信号输入端、所述第二比较模块的第三正信号输入端、所述第二比较模块的第四正信号输入端连接,所述第一负信号输入端电压为Vref+cdr_ofs,所述第二负信号输入端电压为Verf-cdr_ofs,所述第三负信号输入端电压为-Vref+cdr_ofs,所述第四负信号输入端电压为-Verf-cdr_ofs,其中,Verf和cdr_ofs为正数;
所述第一比较模块的第一输出端、第二输出端分别与所述第一选择器的第一输入端、第二输入端连接,所述第二比较模块的第三输出端、第四输出端分别与所述第二选择器的第一输入端、第二输入端连接;
所述判决反馈均衡器的输出端还与第一采样器的采样输入端连接,所述第一采样器的第一输出端分别与所述第一选择器的使能控制端、所述第二选择器的使能控制端连接,所述第一输出端用于输出上一时刻的采样数据;
所述第一选择器的输出端与所述第二采样器的采样输入端连接,所述第二选择器的输出端与所述第三采样器的采样输入端连接;
所述第二采样器的输出端用于输出第一误差信息,所述第三采样器用于输出所述第二误差信息,所述第一采样器的第二输出端用于输出当前时刻采样数据。
2.根据权利要求1所述的时钟数据恢复电路,其特征在于,对于所述第一比较模块,若所述第一正信号输入端的电压大于所述第一负信号输入端,则所述第一输出端为高电平,若所述第一正信号输入端的电压小于所述第一负信号输入端,则所述第一输出端为低电平;若所述第二正信号输入端的电压大于所述第二负信号输入端,则所述第二输出端为高电平,若所述第二正信号输入端的电压小于所述第二负信号输入端,则所述第二输出端为低电平。
3.根据权利要求2所述的时钟数据恢复电路,其特征在于,所述第一比较模块包括第一比较器和第二比较器,所述第一比较器的负信号输入端为所述第一比较模块的第一负信号输入端,所述第一比较器的正信号输入端为所述第一比较模块的第一正信号输入端,所述第一比较器的输出端为所述第一比较模块的第一输出端;
所述第二比较器的负信号输入端为所述第一比较模块的第二负信号输入端,所述第二比较器的正信号输入端为所述第一比较模块的第二正信号输入端,所述第二比较器的输出端为所述第二比较模块的第二输出端。
4.根据权利要求3所述的时钟数据恢复电路,其特征在于,所述第一比较器和所述第二比较器均为电压比较器。
5.根据权利要求1所述的时钟数据恢复电路,其特征在于,对于所述第二比较模块,若所述第三正信号输入端的电压大于所述第三负信号输入端,则所述第三输出端为高电平,若所述第三正信号输入端的电压小于所述第三负信号输入端,则所述第三输出端为低电平;
若所述第四正信号输入端的电压大于所述第四负信号输入端,则所述第四输出端为高电平,若所述第四正信号输入端的电压小于所述第四负信号输入端,则所述第四输出端为低电平。
6.根据权利要求5所述的时钟数据恢复电路,其特征在于,所述第二比较模块包括第三比较器和第四比较器,所述第三比较器的负信号输入端为所述第二比较模块的第三负信号输入端,所述第三比较器的正信号输入端为所述第二比较模块的第三正信号输入端,所述第三比较器的输出端为所述第二比较模块的第三输出端;
所述第四比较器的负信号输入端为所述第二比较模块的第四负信号输入端,所述第四比较器的正信号输入端为所述第二比较模块的第四正信号输入端,所述第四比较器的输出端为所述第二比较模块的第四输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市紫光同创电子有限公司,未经深圳市紫光同创电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110949864.8/1.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置





