[发明专利]多媒体处理芯片、电路板及电子设备有效
| 申请号: | 202010479725.9 | 申请日: | 2020-05-29 |
| 公开(公告)号: | CN113747045B | 公开(公告)日: | 2023-06-20 |
| 发明(设计)人: | 吴集 | 申请(专利权)人: | OPPO广东移动通信有限公司 |
| 主分类号: | H04N23/60 | 分类号: | H04N23/60;G06N3/063 |
| 代理公司: | 深圳翼盛智成知识产权事务所(普通合伙) 44300 | 代理人: | 李汉亮 |
| 地址: | 523860 广东*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 多媒体 处理 芯片 电路板 电子设备 | ||
1.一种多媒体处理芯片,其特征在于,包括:
系统总线;
互连总线接口,所述互连总线接口与所述系统总线连接,所述互连总线接口用于传输图像数据或配置参数;
神经网络处理器,所述神经网络处理器用于对图像数据进行处理以得到处理结果;
第一存储器,所述第一存储器用于存储所述处理结果;
第二存储器,所述第二存储器用于存储所述图像数据;
其中,所述神经网络处理器内置直接存储访问控制器,当所述第一存储器存储有所述处理结果时,所述直接存储访问控制器被触发将存储于所述第一存储器内的处理结果搬移到所述互连总线接口的数据发送缓存区。
2.根据权利要求1所述的多媒体处理芯片,其特征在于,所述第一存储器存储图像数据的速率大于所述第二存储器存储图像数据的速率,所述第二存储器还用于存储所述多媒体处理芯片的运行系统。
3.根据权利要求1所述的多媒体处理芯片,其特征在于,所述多媒体处理芯片还包括:
第三存储器,所述第三存储器用于存储所述多媒体处理芯片的运行系统。
4.根据权利要求3所述的多媒体处理芯片,其特征在于,所述第一存储器存储图像数据的速率等于所述第二存储器存储图像数据的速率。
5.根据权利要求1至4任一项所述的多媒体处理芯片,其特征在于,所述多媒体处理芯片还包括数字信号处理器或/和图像信号处理器,所述数字信号处理器和图像信号处理器均用于对图像数据处理进行处理;
所述数字信号处理器对图像数据进行处理的结果存储于所述第二存储器;
所述图像信号处理器对图像数据进行处理的结果存储于所述第二存储器。
6.一种多媒体处理芯片,其特征在于,包括:
系统总线;
互连总线接口,所述互连总线接口与所述系统总线连接,所述互连总线接口用于传输图像数据或配置参数;
第一存储器;
第二存储器,存储有图像数据;和
神经网络处理器,所述神经网络处理器被配置为:从所述第二存储器获取图像数据,对所述图像数据进行处理以得到处理结果,将所述处理结果存储于所述第一存储器;
其中,所述神经网络处理器内置直接存储访问控制器,当所述第一存储器存储有所述处理结果时,所述直接存储访问控制器被触发将所述第一存储器内的处理结果搬移到所述互连总线接口的数据发送缓存区。
7.根据权利要求6所述的多媒体处理芯片,其特征在于,所述多媒体处理芯片还包括数字信号处理器或/和图像信号处理器,所述数字信号处理器和图像信号处理器均用于对图像数据处理进行处理;
所述数字信号处理器对图像数据进行处理的结果存储于所述第二存储器;
所述图像信号处理器对图像数据进行处理的结果存储于所述第二存储器。
8.一种多媒体处理芯片,其特征在于,包括:
系统总线;
互连总线接口,所述互连总线接口与所述系统总线连接,所述互连总线接口用于传输图像数据或配置参数;
神经网络处理器,所述神经网络处理器用于对图像数据进行处理以得到处理结果;
第一存储器,所述第一存储器包括第一存储空间和第二存储空间,所述第一存储空间用于存储所述处理结果,所述第二存储空间用于存储所述图像数据;和
第二存储器,所述第二存储器存储图像数据的速率小于所述第一存储器存储图像数据的速率,所述第二存储器用于存储所述多媒体处理芯片的运行系统;
其中,所述神经网络处理器内置直接存储访问控制器,当所述第一存储空间存储有所述处理结果时,所述直接存储访问控制器被触发将存储于所述第一存储空间内的处理结果搬移到所述互连总线接口的数据发送缓存区。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于OPPO广东移动通信有限公司,未经OPPO广东移动通信有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010479725.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:芯片及电子设备
- 下一篇:文本信息处理方法、装置、电子设备、服务器及存储介质





