[发明专利]单元具有旁路功能的人工智能模块的芯片电路和系统芯片在审
| 申请号: | 201910103608.X | 申请日: | 2019-02-01 |
| 公开(公告)号: | CN109871950A | 公开(公告)日: | 2019-06-11 |
| 发明(设计)人: | 连荣椿;王海力;马明 | 申请(专利权)人: | 京微齐力(北京)科技有限公司 |
| 主分类号: | G06N3/063 | 分类号: | G06N3/063;G06F7/57 |
| 代理公司: | 北京亿腾知识产权代理事务所(普通合伙) 11309 | 代理人: | 陈霁 |
| 地址: | 100080 北京市海淀区*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 处理单元 运算 人工智能 二维阵列 旁路功能 使能信号 系统芯片 芯片电路 旁路 启动处理单元 时钟信号 硬件成本 输入端 双维度 使能 维度 赋予 配置 | ||
1.一种人工智能AI模块的芯片电路,AI模块包括:按第一维度和第二维度排列成二维阵列的多个处理单元(PE),各处理单元能够完成运算;其中,处理单元包括使能输入端,用于接收使能信号,并且根据使能信号暂停或启动处理单元的操作;多个处理单元中的一个处理单元可经配置,实现单维度或双维度上的旁路绕通功能;二维阵列中的各处理单元共用同一个时钟信号进行运算;第一维度和第二维度彼此垂直。
2.根据权利要求1所述的芯片电路,其特征在于,各处理单元完成乘加运算。
3.根据权利要求2所述的芯片电路,其特征在于,处理单元包括系数存储器,用于提供处理单元运算用系数数据;处理单元包括乘法器(MUL)、加法器(ADD)、第一寄存器(REG1)和第二寄存器(REG2)、第一复用器(MUX1);在第一维度上的第一输入数据端(DI)和第一数据输出端(DO);在第二维度上的第二数据输入端(PI)和第二数据输出端(PO);第一数据自第一数据输入端口输入,乘法器将第一数据和系数数据(W)相乘;第二数据自第二数据输入端输入,加法器将第二数据和乘积相加,相加之后的和值寄存在第一寄存器(REG1)中;第一复用器从第一寄存器的输出数据和第二数据中选择一个数据经第二数据输出端输出;第一数据还寄存在第二寄存器中,并且在时钟控制下可以经第一输出端输出。
4.根据权利要求3所述的芯片电路,其特征在于,所述处理单元包括第二复用器(MUX2);第二复用器从第二寄存器的输出数据和第一数据中选择一个数据经第一数据输出端输出。
5.根据权利要求3所述的芯片电路,其特征在于,多个处理单元中的至少一个处理单元可经配置,使得二维阵列变成为实现AI运算的异形阵列。
6.一种系统芯片,包括:如权利要求1-4所述的芯片电路;
FPGA模块,与所述AI模块耦合,以便自AI模块发送数据或者接收数据。
7.如权利要求6所述的系统芯片,其特征在于,AI模块嵌入FPGA模块中以便复用FPGA模块的绕线架构,以便自AI模块发送数据或者接收数据,皆经由所述的复用的FPGA的绕线架构。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京微齐力(北京)科技有限公司,未经京微齐力(北京)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910103608.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:卷积神经网络加速器及加速方法
- 下一篇:一种深度学习处理器及电子设备





