[发明专利]数据处理调度方法、装置、计算机设备和数据处理系统有效
| 申请号: | 201810758913.8 | 申请日: | 2018-07-11 |
| 公开(公告)号: | CN108874548B | 公开(公告)日: | 2021-04-02 |
| 发明(设计)人: | 何斌;卢浩;郭佛其 | 申请(专利权)人: | 深圳市东微智能科技股份有限公司 |
| 主分类号: | G06F9/50 | 分类号: | G06F9/50 |
| 代理公司: | 广州华进联合专利商标代理有限公司 44224 | 代理人: | 王宁 |
| 地址: | 518051 广东省深圳市南山区*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 数据处理 调度 方法 装置 计算机 设备 数据处理系统 | ||
本发明涉及一种数据处理调度方法、装置、计算机设备、存储介质和数据处理系统,该方法包括:获取待处理数据的处理流程以及各数字信号处理器的算法单元信息;根据处理流程和算法单元信息,对各数字信号处理器中的算法单元进行调度,生成待处理数据的处理路径;根据算法单元信息和预设的数据搬运时间,分别计算各处理路径的处理耗时;将处理耗时最小的处理路径作为待处理数据的最优调度路径。通过从数据流的输入到输出整个流程出发,以数字信号处理器中的处理算法作为调度单元,在各个数字信号处理器之间进行调度,从所有处理路径中处理耗时最小的处理路径作为最优调度路径,使数据的处理流程串行化,减少延时,提高了数据处理效率。
技术领域
本发明涉及数据处理技术领域,特别是涉及一种数据处理调度方法、装置、计算机设备和数据处理系统。
背景技术
随着音频处理器产品需要处理的音频路数更多,过程更加复杂,延时更加小,以前单数字信号处理器(DSP,Digital Signal Processor)同时处理多路音频的架构已经不能满足产品的实际需求。为了满足产品需求,多数字信号处理器并行处理多路音频的架构就成为了必然。
传统的多处理器架构调度方法中,处理器之间一般通过共享内存的方式进行数据交换,调度方式也是从均衡各个处理器的负载和最大化的利用各个处理器能力这个角度出发进行调度。然而,这种方式仅仅适用于对音频处理的单个算法,从每路音频的整个处理流程来看同样存在很大的延时,传统的多处理器架构调度方法方式存在数据处理效率低的缺点。
发明内容
基于此,有必要针对上述问题,提供一种可提高数据处理效率的数据处理调度方法、装置、计算机设备和数据处理系统。
一种数据处理调度方法,所述方法包括:
获取待处理数据的处理流程以及各数字信号处理器的算法单元信息;
根据所述处理流程和所述算法单元信息,对各数字信号处理器中的算法单元进行调度,生成所述待处理数据的处理路径;
根据所述算法单元信息和预设的数据搬运时间,分别计算各处理路径的处理耗时;
将处理耗时最小的处理路径作为所述待处理数据的最优调度路径。
一种数据处理调度装置,所述装置包括:
数据获取模块,用于获取待处理数据的处理流程以及各数字信号处理器的算法单元信息;
路径生成模块,用于根据所述处理流程和所述算法单元信息,对各数字信号处理器中的算法单元进行调度,生成所述待处理数据的处理路径;
耗时计算模块,用于根据所述算法单元信息和预设的数据搬运时间,分别计算各处理路径的处理耗时;
路径优化模块,用于将处理耗时最小的处理路径作为所述待处理数据的最优调度路径。
一种计算机设备,包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行所述计算机程序时实现以下步骤:
获取待处理数据的处理流程以及各数字信号处理器的算法单元信息;
根据所述处理流程和所述算法单元信息,对各数字信号处理器中的算法单元进行调度,生成所述待处理数据的处理路径;
根据所述算法单元信息和预设的数据搬运时间,分别计算各处理路径的处理耗时;
将处理耗时最小的处理路径作为所述待处理数据的最优调度路径。
一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现以下步骤:
获取待处理数据的处理流程以及各数字信号处理器的算法单元信息;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市东微智能科技股份有限公司,未经深圳市东微智能科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810758913.8/2.html,转载请声明来源钻瓜专利网。





