[实用新型]帧缓冲控制综合实验装置有效

专利信息
申请号: 201520234796.7 申请日: 2015-04-16
公开(公告)号: CN204536818U 公开(公告)日: 2015-08-05
发明(设计)人: 党学立;王彦军;王静 申请(专利权)人: 榆林学院
主分类号: G05B19/042 分类号: G05B19/042;G09B23/18
代理公司: 西安永生专利代理有限责任公司 61201 代理人: 申忠才
地址: 719000 陕西*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 缓冲 控制 综合 实验 装置
【说明书】:

技术领域

本实用新型属于自动控制技术领域,具体涉及到一种帧缓冲控制综合实验装置。

背景技术

目前,在实际的学习中,学生会做一些VGA显示的实验。但是,对显示的控制不是很清楚,尤其是一帧数据的存放及读取,故研究帧缓冲的控制就显得尤为重要。目前,学校也开设了相关的专业课,对帧缓冲的控制进行研究实验,学校各种各样实验仪器种类很多,其中对帧缓冲的控制实验平台有以下几种:1.基于单片机的对帧缓冲控制实验平台;2.基于微处理器的帧缓冲控制实验平台;3.基于FPGA的帧缓冲控制实验平台等。而这些实验平台有以下不足:未能提高学生的全面认识,学生只能学会相应的平台控制方法;电路结构复杂,每一种实验平台扩展的功能多;未能锻炼学生综合分析,应用知识的能力;成本相对较高。

发明内容

本实用新型所要解决的技术问题在于克服现有帧缓冲控制实验平台的缺点,提供一种电路简单、操作方便、成本低的帧缓冲控制综合实验装置。

解决上述技术问题所采用的技术方案是它具有:用于对整个装置进行控制的第三主控制器;第一主控制器与第三主控制器相连;第二主控制器与第三主控制器相连;按键输入电路,该电路的输出端接第三主控制器;帧缓冲控制电路,该电路与第三主控制器相连。

本实用新型的第一主控制器为:集成电路U1的14脚接电容C1的一端并通过电阻R1接3V电源、9脚接晶体振荡器Y1的一端和电容C2的一端、10脚接晶体振荡器Y1的另一端和电容C3的一端、7脚接2.5V电源、11脚和31脚以及12脚接3V电源,集成电路U1的26脚、25脚、28脚、27脚接插座J1的5脚、4脚、7脚、6脚,集成电路U1的32脚、13脚、8脚、5脚、6脚接地,电容C1~电容C3的另一端接地,插座J1的1脚接3V电源、3脚和2脚以及9脚接地,集成电路 U1的4脚~2脚、48脚~41脚、30脚~19脚、24脚~21脚、15脚~18脚、40脚~33脚接集成电路U3的D11脚、D12脚、A13脚、B13脚、A14脚、B14脚、E11脚、E10脚、B12脚、A11脚、B11脚、C11脚、F10脚、F9脚、F11脚、A15脚、B10脚、C9脚、D9脚、E9脚、A9脚、B9脚、G16脚、G15脚、F15脚、B16脚、F14脚、C16脚、D16脚、D15脚、G11脚、C15脚;集成电路U1的型号为C8051F220、集成电路U3的型号为EP4CE6F17A7。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于榆林学院,未经榆林学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201520234796.7/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top