[发明专利]一种智能分布式馈线自动化FA控制器在审

专利信息
申请号: 201510472543.8 申请日: 2015-08-05
公开(公告)号: CN106712280A 公开(公告)日: 2017-05-24
发明(设计)人: 刘杨;高渊;姜金良 申请(专利权)人: 江苏云涌电子科技股份有限公司
主分类号: H02J13/00 分类号: H02J13/00
代理公司: 暂无信息 代理人: 暂无信息
地址: 225300 江苏省泰州*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 智能 分布式 馈线 自动化 fa 控制器
【说明书】:

技术领域

发明属于配电设备领域,特别是一种智能分布式馈线自动化FA控制器。

背景技术

智能分布式馈线自动化FA控制器是配电自动化系统中很重要的组成部分,其功能主要是以通信的方式与配电子站(或配电主站)组网配合,并结合一次开关(断路器、负荷开关、箱式变压器、环网开关柜),完成10kV配电站的故障诊断、故障区段隔离和非故障区段的正常供电。

目前市面上的智能分布式馈线自动化FA控制器时主要存在以下问题。

现在市面上的智能分布式馈线自动化FA控制器,在生产时,CPU和FPGA芯片是焊接在同一PCB主板上,在批量生产中,CPU芯片焊接故障率往往较大,同时由于CPU芯片管脚很多,所以一般很难解决CPU芯片焊接故障,而CPU是整个PCB主板的核心,当CPU无法启动时,整个PCB电路主板即无法使用。所以当企业人员无法解决CPU故障时,一般的处理结果都是报废整个PCB电路主板并重新安排生产,但是整个PCB电路主板只有CPU是有故障的,其他部件都是良好的,这样就造成资源的极大浪费,PCB电路主板不能得到有效再利用。

发明内容

本发明的目的在于克服现有技术的不足之处,提供一种信息处理单元与PCB电路主板可分离安装的智能分布式馈线自动化FA控制器。

本发明的目的是通过以下技术方案实现的。

一种智能分布式馈线自动化FA控制器,包括信息处理单元和PCB电路主板,息处理单元包括CPU、内存和FLASH,PCB电路主板包括可编程器单元PFGA、串口通信接口、DDRII插槽、电源接口单元以和遥信单元,信息处理单元是可拆卸地卡扣在PCB电路主板上的DDRII插槽里,通过DDRII插槽建立信息处理单元与PCB电路主板的电气连接,CPU分别与内存、FLASH、可编程器单元PFGA、串口通信接口电气连接,遥信单元包括光电耦合器和电桥,电桥通过光电耦合器与FPGA可编程器单元PFGA电气连接。

进一步地,所述CPU采用MPC8309芯片。

进一步地,所述光电耦合器采用TLP521-4器件。

进一步地,所述逻辑控制单元PFGA采用ALTERA EP2C5F256C8N芯片。

进一步地,所述FLASH存储器采用K9F2G08U0C芯片。

进一步地,串口通信接口可以是RS232接口,或RS422接口,或RS485接口。

进一步地,PCB电路主板还包括串口通信LED指示灯,所述串口通信LED指示灯与所述可编程器单元PFGA电气连接。

进一步地,PCB电路主板还包括RTC时钟控制器,所述RTC时钟控制器与所述CPU电气连接。

本发明的效果:本发明采用信息处理单元可拆卸地卡扣在PCB电路主板上的DDRII插槽里的技术手段,解决了当CPU出现故障后无法维修后,不需要重新生产整个PCB板,只要更换信息处理单元即可,不用报废整个PCB电路主板,有效地提高了产品的有效利用率,避免了资源的浪费。

附图说明

图1:内部电路连接框图。

具体实施例

下面结合附图及实施例,对本发明进一步说明,下述实施例是说明性的,不是限定性的,不能以下述实施例来限定本发明的保护范围。

一种智能分布式馈线自动化FA控制器,包括信息处理单元和PCB电路主板,信息处理单元包括CPU、内存和FLASH存储器;电路主板包括可编程器单元PFGA、串口通信接口、DB9 CONSEL口、DDRII插槽、电源接口单元以及遥信单元。

所述CPU分别与内存、FLASH、可编程器单元PFGA、串口通信接口、维护口电气连接;所述遥信单元包括光电耦合器和电桥,电桥通过光电耦合器与FPGA可编程器单元PFGA电气连接。

信息处理单元是可拆卸地卡扣在PCB电路主板上的DDRII插槽里,所述信息处理单元是通过DDRII插槽与PCB电路主板建立电气连接。

其中CPU采用MPC8309芯片,该芯片集成复位电路与电源供电顺序控制电路,保证CPU内核与CPUI/O的上电顺序,通过DB9 console口与配电网自动化主站相连。

FLASH存储器采用K9F2G08U0C芯片,存储系统的uImage和ramdisk内核程序,该芯片支持可擦写操作,当系统内核崩溃时,可通过DB9 console口烧入uImage和ramdisk二进制内核程序。

FPGA采用ALTERA EP2C5F256C8N芯片,烧入CPLD程序,控制串口通信、遥信单元。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏云涌电子科技股份有限公司,未经江苏云涌电子科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510472543.8/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top