[发明专利]记忆体驱动电路有效
| 申请号: | 201510181486.8 | 申请日: | 2015-04-16 |
| 公开(公告)号: | CN104821179B | 公开(公告)日: | 2017-09-26 |
| 发明(设计)人: | 张家璜;简汎宇;吴瑞仁;黄圣财 | 申请(专利权)人: | 江苏时代全芯存储科技有限公司;英属维京群岛商时代全芯科技有限公司 |
| 主分类号: | G11C11/16 | 分类号: | G11C11/16;G11C11/56;G11C13/00 |
| 代理公司: | 北京律诚同业知识产权代理有限公司11006 | 代理人: | 徐金国 |
| 地址: | 223001 江苏*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 记忆体 驱动 电路 | ||
1.一种记忆体驱动电路,其特征在于,包含:
一电流源,用以输出一第二电流;
一第一开关单元,所述第一开关单元电性连接于所述电流源,且用以选择性地导通该电流源以输出该第二电流;
一电压产生单元,所述电压产生单元电性连接至所述第一开关单元,且用以提供一参考电压;
一电容性储能单元,用以根据该参考电压储能;
一第三开关单元,所述第三开关单元电性连接于所述电压产生单元与所述电容性储能单元,用以选择性地导通该电压产生单元与该电容性储能单元;
一第二开关单元,所述第二开关单元电性连接于所述电容性储能单元与所述第一开关单元之间,且用以选择性地导通该电容性储能单元以输出一第三电流;以及
一电流输出端,所述电流输出端分别电性连接所述第一开关单元、所述第二开关单元、所述第三开关单元以及所述电压产生单元,且用以选择性输出该第二电流、该第三电流或该第二电流与该第三电流的加总。
2.根据权利要求1所述的记忆体驱动电路,其特征在于,还包含一记忆单元,该记忆体驱动电路以该电流输出端驱动该记忆单元。
3.根据权利要求2所述的记忆体驱动电路,其特征在于,该记忆单元包含相变化记忆体、电阻式记忆体,或磁阻性记忆体。
4.根据权利要求1所述的记忆体驱动电路,其特征在于,该电流源包含一电流镜电路,该电流镜电路是根据一第一电流输出相应的该第二电流。
5.根据权利要求1所述的记忆体驱动电路,其特征在于,该电压产生单元包含:
一运算放大器,该运算放大器的一第一输入端电性连接至该第一开关单元与该电流输出端,该运算放大器的一第二输入端和一输出端电性连接至该第三开关单元。
6.根据权利要求1所述的记忆体驱动电路,其特征在于,该电压产生单元包含:
一电压电流源,该电压电流源电性连接至该第三开关单元。
7.根据权利要求1所述的记忆体驱动电路,其特征在于,还包含一补偿电阻单元,其与该电容性储能单元以串联方式电性连接,该补偿电阻单元用以调整该第三电流的变化率。
8.根据权利要求1所述的记忆体驱动电路,其特征在于,还包含一补偿电阻单元,其包含:
一第一端,电性连接于该第一开关单元;以及
一第二端,电性连接于该电流输出端。
9.根据权利要求1所述的记忆体驱动电路,其特征在于,还包含一电流提供单元,该电流提供单元电性连接于该电容性储能单元,用以提供一补偿电流或一吸收电流以调整该第三电流的变化率。
10.根据权利要求9所述的记忆体驱动电路,其特征在于,该电流提供单元包含一定电压源以及一电阻单元,该电阻单元的一第一端电性连接至该定电压源,该电阻单元的一第二端电性连接至该电容性储能单元。
11.根据权利要求1所述的记忆体驱动电路,其特征在于,该第三开关单元于该第一开关单元导通期间内,该第二开关单元导通前,选择一任意期间导通,以使该电压产生单元产生该参考电压;
当该第二开关单元即将导通前,该第三开关单元先行断开,且于该第二开关单元导通期间,该第三开关单元维持断开状态;据此
该电容性储能单元被储能至该参考电压。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏时代全芯存储科技有限公司;英属维京群岛商时代全芯科技有限公司,未经江苏时代全芯存储科技有限公司;英属维京群岛商时代全芯科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510181486.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:多次可编程存储器
- 下一篇:具有窄轨道宽度和小读间隙的磁传感器





